- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
泰克示波器在SDRAM调试中的应用在当今嵌入式电路中SDRAM
泰克示波器在SDRAM调试中的应用 在当今嵌入式电路中,SDRAM高速内存使用越来越频繁,基本上涉及到FPGA的电路都会配备几片SDRAM存储数据。FPGA与SDRAM之间的时序关系,是研发工程师最关心的问题,也是设计过程中面临的最大挑战。SDRAM(Synchronous Dynamic Random Access Memory),同步动态随机存储器,同步是指Memory工作需要同步时钟,内部的命令的发送与数据的传输都以它为基准;动态是指存储阵列需要不断的刷新来保证数据不丢失;随机是指数据不是线性依次存储,而是自由指定地址进行数据读写。在嵌入式电路中,最常用的两种内存是SDRAM和SRAM,其中,SRAM读写方便、速度快,因为其地址线和数据线是独立并行的,但是其内存较小,常用1Mb,而且成本较高。而SDRAM内存较大,常用64Mb、128Mb,成本较低,但是其控制器复杂,寻址麻烦,要不断刷新,因为其地址线和数据线是复用的。所以在嵌入式电路中SDRAM的调试更具有挑战性,其复杂的控制器,控制信号,常常使设计者陷入麻烦之中,大大降低的开发速度,影响最终产品的上市时间。所以他们需要一种工具帮助他们解决问题,提高调试效率。 SDRAM调试挑战: 精确的时序要求; 多路信号(控制线、地址线、数据线)连调; 建立保持时间违规的精确定位与时间修正
文档评论(0)