微型计算机原理和应用谭浩强第4讲16位微处理器.ppt

微型计算机原理和应用谭浩强第4讲16位微处理器.ppt

  1. 1、本文档共54页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微型计算机原理和应用谭浩强第4讲16位微处理器

微型计算机及应用;; ; ; ;; ; ; ;;;;;;;溢出标志位OF 运算结果超出了机器数所能表示的数的范围OF=1;反之,OF=0 该标志表示运算结果是否产生了溢出 符号标志位SF 结果为负数,SF=1;结果为正数,SF=0 零标志位 结果为0,ZF=1;结果不为0,ZF=0 奇偶标志位PF 结果低八位中1的个数为偶数,PF=1;为奇数,PF=0。用于检查数据在传送过程中是否发生错误 ;;;CS——存放代码段的段基址 SS——存放堆栈段的段基址 DS——存放数据段的段基址 ES——存放附加数据段的段基址 代码段的逻辑地址 ——CS:IP 堆栈段的逻辑地址—— SS:SP;;;将段寄存器的值即段基址乘以10H(将16位二进制数逻辑左移4位)得到20位的段首址,然后与16位的偏移地址相加得到20位的物理地址,如右图所示。 ;;;;;;; 分两种:一种8088组态有关的线,另一类是与组态无关的线 (1)MN/MX 控制8088工作与什么组态.接电源(+5V),8088处于最小组态,接地,8088处于最大组态 (2)最小组态下的控制信号线 IO/M 输入输出/存储器选择信号.输出低电平→访存;输出高电平→访问I/O端口 WR 写信号.低电平有效,在执行存储器或I/O端口的写操作时输出的一个选通信号 INTA 中断响应信号.低电平有效.是8088响应外部INTR而发出的中断响应信号;ALE 地址锁存允许信号. 是8088发出的选通脉冲,将AD7~AD0和A19/S6~A16/S3上出现的地址锁存到外部地址锁存器中 DT/R 数据发送/接收信号. 低电平→接收数据,高电平→发送数据 DEN 数据允许信号.低电平有效 SSO 系统状态输出信号.与IO/M、DT/R一起,反映8088所执行的操作 HOLD 保持请求信号.用于直接存储器存取操作,即DMA请求输入信号 HLDA 保持响应信号.DMA响应回答信号;(3)最大组态下的控制信号线 S2,S1,S0 3个状态信号. 其译码输出作为8088工作在最大组态时,对存储器和I/O端的口读/写操作信号. 3个状态信号与CPU所执行的操作见P177,表4-1 RQ/GT0、RQ/GT1 总线请求/允许信号. 双向,低电平有效. 两个外设同时发出总线请求时,RQ/GT0优先权高于RQ/GT1 LOCK 锁定信号.低电平有效.该信号由前缀指令LOCK使其有效;有效时,别的总线设备不能取得对系统3总线的控制权 QS0,QS1 队列状态信号.用于提供8088指令队列状态 ;(4)与组态无关的引线 RD 读选通信号.低电平时有效,表示正在进行存储器或I/O读操作 READY 准备就绪信号.是CPU寻址的存储器或I/O口送来的响应信号 TEST 测试信号.它是由WAIT指令测试的信号.低电平时,执行WAIT后面的指令;高电平时,CPU进入空转等待状态 INTR 中断请求信号.它是外设发来的可屏蔽中断请求信号,可由标志寄存器中的中断允许标志位来屏蔽 NMI 非屏蔽中断请求信号.它是边沿触发信号,是不可屏蔽的 RESET 复位信号;VCC 电源线.要求加5V±10%的电压 GND 地线.8086/8088有两条地线,这两条地线都要接地 CLK 时钟信号.一般由时钟信号发生器8284输出,它提供8088的定时操作.8088的标准时钟频率为5MHz ;3.2 8088的CPU系统;;2.双向总线驱动器;3.时钟发生器8284A ;;4.总线控制器8288 ; 命令信号 MRDC 存储器读命令.通知被选中单元,把数据发送到数据总线上 MWTC 存储器写命令.把数据线上的数据,写入被选中存储单元 IORC I/O读命令.通知被选中I/O口,把数据发送到数据总线上 IOWC I/O写命令.把数据线上的数据写入被选中I/O口 AMWC 存储器超前写.同MWTC,只是提前一个时钟脉冲 AIOWC I/O超前写.同IOWC,超前一个时钟脉冲 INTA 中断响应命令; 总线控制信号 DT/R 数据发送/接收信号 DEN 数据允许信号 MCE/PDEN 设备级联允许/外部数据允许信号 ALE 地址锁存信号;5.最小组态下的8088CPU系统 ; A19~A16,A7~A0为分时复用线,必须用地址锁存器74LS373或8282把这12位地址锁存.A15~A8不用锁存.在此全部锁存 数据线可加双向驱动器,也可直接输出(小系统).用8088的数据允许信号DEN接245的OE, 8088的的收发控制DT/R接245的DIR 8

文档评论(0)

xxj1658888 + 关注
实名认证
内容提供者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档