一种增益自举运算放大器的分析与优化设计pdf(5567Kb).PDF

一种增益自举运算放大器的分析与优化设计pdf(5567Kb).PDF

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一种增益自举运算放大器的分析与优化设计pdf(5567Kb)

集成电路应用 Application of Integrated Circuits 一种增益自举运算放大器的分析与优化设计* , , 1 1 2 1 2 1 1 刘 磊 ,李晓潮 ,郭东辉 ,张维琛 ,林志伦 (1. 厦门大学 电子工程系,福建 厦门 361005 ; 2. 福建省集成电路设计工程技术研究中心,福建 厦门 361005 ) 摘 要: 基于开关电容的流水线 设计中 运算放大器的建立时间和精度是关键指标。 而增益 ADC , 自举运算放大器的建立时间分析比较复杂。 本文通过理论推导和模型简化的方法分析其主运放和辅 助运放的单位增益带宽及相位裕度对建立时间的影响。 提出了一种 型与 型传输函数相同的辅助 P N 运放电路,并以此设计了一个高速、低功耗的自举运算放大器。 关键词: 增益自举;建立时间;开关电容电路 中图分类号: TN432 文献标识码: A 文章编号: 0258-7998(2012)06-0047-04 Analysis and optimization design of a gain-boosted cascade CMOS amplifiers , , 1 1 2 1 2 1 1 Liu Lei ,Li Xiaochao ,Guo Donghui ,Zhang Weichen ,Lin Zhilun (1.Depantment of Electronic Engineering, Xiamen University, Xiamen 361005 ,China ; 2.Fujian IC RD Engineering Center, Xiamen 361005 ,China) Abstract : In switched -capacitor circuits, settling time and accuracy are critical issues for CMOS amplifiers. In gain -boosted cascade amplifiers (GBCA), the gain bandwidth product and phase margin of main and boosting amplifiers need to be optimized for the minimum settling time. In order to simplify the optimum criteria and achieve better performance, we choose the cascade struc- ture for boosting amplifiers with the same transfer function. Based on the analysis and optimization of this GBCA structure, we pre- sent a low-power c

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档