- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的简易逻辑分析仪的设计与仿真完整设计99363529
苏州大学本科生毕业设计(论文)
目 录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc418436967 摘 要 1
HYPERLINK \l _Toc418436968 Abstract 2
HYPERLINK \l _Toc418436969 前 言 3
HYPERLINK \l _Toc418436970 第一章 概述 4
HYPERLINK \l _Toc418436971 1.1 选题背景 4
HYPERLINK \l _Toc418436971 1.2 FPGA简介 4
HYPERLINK \l _Toc418436974 第二章 设计方案 6
HYPERLINK \l _Toc418436971 2.1 设计任务和要求 6
HYPERLINK \l _Toc418436971 2.2 总体设计方案 6
HYPERLINK \l _Toc418436975 第三章 系统子模块实现与仿真分析 9
HYPERLINK \l _Toc418436976 3.1 数字信号发生器实现与仿真 9
HYPERLINK \l _Toc418436977 3.1.1 数字信号发生器的软件流程图和组成框图 9
HYPERLINK \l _Toc418436978 3.1.2 带异步置位/复位的通用八位寄存器 10
HYPERLINK \l _Toc418436979 3.1.3 任意分频器 11
HYPERLINK \l _Toc418436980 3.1.4 循环移位寄存器 12
HYPERLINK \l _Toc418436980 3.1.5 数字信号发生器仿真 13
HYPERLINK \l _Toc418436981 3.2 触发电路实现与仿真 14
HYPERLINK \l _Toc418436982 3.3 存储器REGN的实现与仿真 15
HYPERLINK \l _Toc418436983 3.4 640分频器FREQ的实现与仿真 16
HYPERLINK \l _Toc418436984 3.5 存储器RAM的实现与仿真 17
HYPERLINK \l _Toc418436985 第四章 系统顶层的实现与仿真 20
HYPERLINK \l _Toc418436986 4.1 系统顶层原理图 20
HYPERLINK \l _Toc418436986 4.2 系统顶层仿真图 20
HYPERLINK \l _Toc418436986 结论 22
HYPERLINK \l _Toc418436987 参考文献 23
HYPERLINK \l _Toc418436988 致谢 24
HYPERLINK \l _Toc418436986 附录 25
TOC \o 1-3 \u PAGE \* MERGEFORMAT36
摘 要
逻辑分析仪是一种类似于示波器,用来分析测量数字系统的逻辑波形和逻辑关系的仪器设备。在每个时钟到来,并且与预置的触发字逻辑状态相同时,将触发之后的数据进行储存、处理并输出显示到屏幕上。本文采用FPGA开发器件设计一个8通道的简易逻辑分析仪,实现对输入的8路逻辑信号进行数据判断、数据存储、采集和处理,然后输出显示的功能。其功能参数分别是采样率为100KHz,每通道存储深度为32bit。
本次设计使用FPGA(现场可编程逻辑门阵列)芯片和VHDL硬件描述语言作为主要设计方法实现8路简易逻辑分析仪。本系统根据逻辑分析仪所要实现的各项功能分别编程设计了对应的功能模块,分别是触发模块,数据缓存模块,分频模块以及存储器模块,并分别进行了仿真验证,在此基础上,完成了系统电路的设计与仿真。
仿真结果表明,本次设计各模块都达到了所需要求,实现了各自的功能。系统总体方案也得到了较理想的结果,本次设计方案是可行的,达到了设计要求。
关键词:逻辑分析仪,数据采集,FPGA,VHDL
Abstract
Logic analyzer is a kind of equipment which is similar to the oscilloscope, used to analyze the logic waveforms and the logical relation of the digital measurement system, when every clock come on, and pre
文档评论(0)