- 1、本文档共29页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
3更复杂电路的VHDL描述-西安电子科技大学
3 更复杂电路的VHDL描述
3.1 计数器的VHDL描述
时序电路中,一般计数器的输入/输出信号包括:
n
Q Entity
CLK
电路设计
? Architecture
- 1 - 西安电子科技大学国家级精品课程数字电路与系统设计
【例1】: 4位二进制加法计数器
ENTITY CNT4 IS
PORT ( CLK : IN BIT ;
Q : BUFFER INTEGER range 15 downto 0 ) ;
END ENTITY CNT4 ;
ARCHITECTURE bhv OF CNT4 IS n
Q
BEGIN
CLK
PROCESS (CLK)
BEGIN
IF CLKEVENT AND CLK = 1 THEN
Q = Q + 1 ;
? 注意
END IF;
END PROCESS ; 注意:(1) Q的端口模式为BUFFER ;
END bhv;
(2) Q的数据类型为INTEGER 。
【例1】: 4位二进制加法计数器
注意
表面上,BUFFER具有双向端口INOUT的功能,但
实际上其输入功能是不完整的,它只能将自己输出的
信号再反馈回来,并不含有IN的功能。
表达式Q = Q + 1的右项与左项并非处于相同的时刻内,
对于时序电路,除了传输延时外,前者的结果出现于
当前时钟周期;后者,即左项要获得当前的Q + 1 ,需
等待下一个时钟周期。
- 3 - 西安电子科技大学国家级精品课程数字电路与系统设计
【例1】: 4位二进制加法计数器
ENTITY CNT4 IS
PORT ( CLK : IN BIT ;
Q : BUFFER INTEGER range 15 downto 0 ) ;
END ENTITY CNT4;
ARCHITECTURE bhv OF CNT4 IS
BEGIN
PROCESS (CLK)
BEGIN
IF CLKEVENT AND CLK = 1 THEN
Q = Q + 1 ; --如何理解?
注意
END IF;
END PROCESS ; 注意:在使用整数时,VHDL综合器要
END ARCHITECTURE bhv; 求必须使用“Range”限定范围,
否则无法综合。
整数(Integer)类型
VHDL 中规定,算术操作符“+”、“-”的数据类型
文档评论(0)