西安交大数电实验组合逻辑实验报告.docVIP

西安交大数电实验组合逻辑实验报告.doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
西安交大数电实验组合逻辑实验报告

基于HDL的组合逻辑电路实验 一、 实验目的 1. 学习使用ISE13.4软件生成一个新工程文件; 2. 学习使用HDL进行电路设计; 3. 学会编辑顶层文件和用户约束文件; 4. 熟悉仿真、综合、实现及FPGA配置等; 5. 熟悉在Basys2开发板上的简单外围设备的控制。 二、实验内容 组合逻辑Ⅰ 1. 使用HDL设计一个新的逻辑功能:y=~(ab+cd)并验证。 HDL源文件: module fangyao1( input a, input b, input c, input d, output y ); assign y = ~(ab|cd); endmodule 约束文件: NET a LOC = P11; //SW0 NET b LOC = L3; //SW1 NET c LOC = K3; //SW2 NET d LOC = B4; //SW3 NET y LOC = M5; //LD0 仿真文件: module fangyao1test; // Inputs reg a; reg b; reg c; reg d; // Outputs wire y; // Instantiate the Unit Under Test (UUT) fangyao1 uut ( .a(a), .b(b), .c(c), .d(d), .y(y) ); initial begin // Initialize Inputs a = 0; b = 0; c = 0; d = 0; // Wait 100 ns for global reset to finish #100; // Add stimulus here a = 0; b = 0; c = 0; d = 1; #100; a = 0; b = 0; c = 1; d = 0; #100; a = 0; b = 0; c = 1; d = 1; #100; a = 0; b = 1; c = 0; d = 0; #100; a = 0; b = 1; c = 0; d = 1; #100; a = 0; b = 1; c = 1; d = 0; #100; a = 0; b = 1; c = 1; d = 1; #100; a = 1; b = 0; c = 0; d = 0; #100; end endmodule 仿真波形 2. 设计一个4选1多路选择器,并在开发板上验证。 HDL源文件: module mux41a( input wire a, input wire b, input wire c, input wire d, input wire [1:0]s, output wire y ); assign y=~s[1]~s[0]a |~s[1] s[0]b | s[1]~s[0]c | s[1] s[0]d; Endmodule 约束文件: NET a LOC= P11; NET b LOC= L3; NET c LOC= K3; NET d LOC= B4; NET s[0] LOC= G3; NET s[1] LOC= F3; NET y LOC= M5; 仿真文件: module mux41atest; // Inputs reg a; reg b; reg c; reg d; reg [1:0] s; // Outputs wire y; // Instantiate the Unit Under Test (UUT) mux41a uut ( .a(a), .b(b), .c(c), .d(d), .s(s), .y(y) ); initial begin // Initialize Inputs a = 0; b = 0; c = 0; d = 0; s = 0; // Wait 100 ns for global reset to finish #100; // Add stimulus here a = 0; b = 0; c = 1; d = 0; s[0] = 0

文档评论(0)

dajuhyy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档