- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
fgpa程序(国外英文资料)
fgpa程序(国外英文资料) The 15.2 parallel data stream is transformed into a design of a special serial data flow module Design of two modules: data can be integrated the first module (M1) can convert four parallel data to conform to the following agreement of serial data stream, data stream with SCL and sda two lines, The SCLK inputs the clock signal for the data, data [3:0] for the input data, and the ack signals the input for the data. The second module (M2) can receive and transform information from the serial data stream For the high level of 16 signal lines, if the data is 1, the first line is high level, the data is n, and the NTH line is high level. M0 is the test signal module. This module accepts M1 The ack signal generates new test data data [3:0]. Communication protocol: SCL is the continuous output of clock signals, if SCL is high level, sda is low by high, and serial data flow begins; If SCL is high level, sda is low, and the serial data ends The serial data bits of the sda signal must be changed in the SCL for low power, or zero if it becomes high. / /... The ptosda. V file begins... / / / *... The module (M1) function: the four parallel data types that are entered into the protocol requirements are converted by the design requirements, and the output is matched by SCL and sda ... This module is an RTL integrated module... * / Module TEST1 (SCLK, d_ena, SCL, sda, RST, data, ack); Input SCLK, RST; Input d_ena; Input [3:0] data; / / parallel port data input The output ack; / / request new conversion data The output SCL. Inout sda. / / define sda for one-way serial output, a two-way serial bus Reg SCL, link_sda, ack, sdabuf; Reg [3-0] databuf; Reg [3-0] state; The assign sda = link_sda? Sdabuf: 1 bz. / / link_sda controls sdabuf to the serial bus Parameter ready = 8 b0000_0000, Start = 8 b0000_0001, Bit1 = 8 b0000_0010, Bit2 = 8 b0000_0100, Bit3 = 8 b0000_1000, Bit4 = 8 b0001_0000, Bit5 = 8 b0010_0000, Stop = 8 b0100_0000, IDLE = 8 b1000_0000; The posedge SCLK or
您可能关注的文档
- 2011年继续教育财务工作中的EXCEL考题和答案 徐州版本(国外英文资料).doc
- 2011年9月计算机二级C语言笔试题及答案(国外英文资料).doc
- 2013年六年级语文毕业模拟试卷及答案(国外英文资料).doc
- 2013年小升初语文模拟试卷(含答案)(国外英文资料).doc
- 2013年春季中国石油大学单片机原理及应用三次作业答案(国外英文资料).doc
- 2013年春季基础会计学网上作业1(国外英文资料).doc
- 2013年管理系统中计算机应用选择总结(国外英文资料).doc
- 2014年电大程序设计基础记分作业3答案(国外英文资料).doc
- 2014必威体育精装版塑料模具设计课题(国外英文资料).doc
- 2014年河南百强(国外英文资料).doc
有哪些信誉好的足球投注网站
文档评论(0)