- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电总复习,重点剖析
(*) 74161的功能表: 清零 RD 预置 LD 使能 EP ET 时钟 CP 预置数输入 D0 D1 D2 D3 输 出 Q0 Q1 Q2 Q3 L H H H H X L H H H X X X X L X X L H H X X X X X X X A B C D X X X X X X X X X X X X L L L L A B C D 保 持 保 持 计 数 ET EP C D0 D1 D2 D3 Q1 Q2 Q3 Q0 LD RD 74LS161 CP 同步二进制加法计数器 同步置数, 异步清零。 (*) 74LS160 同步置数, 异步清零。 同步十进制加法计数器 (*) MN设计举例 例 1 试用同步十进制计数器74160接成同步六进制计数器。 74160的逻辑图见图5.3.22,它的功能表与74161的功能表(见表5.3.4)相同。 74160:异步清零,同步置数。 解1:置零法 0000 0001 0010 0011 0100 0101 0110 译码产生异步置零信号 Q3Q2Q1Q0 & 1 1 (*) 1 1 CP 1 解2:置数法 1 1 CP & 74160:同步置数,异步清零 译码产生同步置数信号 0000 0001 0010 0011 0100 0101 Q3Q2Q1Q0 1 0000 0001 0010 0011 0100 1001 C=1 进位 输出 (*) 例2 试用同步十进制计数器74160接成二十九进制计数器。 解1:整体置零方式 例2电路的整体置零方式 (*) 解2:整体置数方式 例2 电路的整体置数方式 (*) 试卷逻辑符号:与教材相同 (*) 第11章 数-模和模-数转换 1、DAC分类 2、DAC的转换精度与转换速度 3、ADC基本原理 4、ADC的转换精度与转换速度 第10 脉冲波形的产生和整形 555定时器的功能及其三种应用 并联比较型ADC、逐次渐近型ADC和双积分型ADC三者在性能上的优缺点比较。 (*) 第1、2章小结 一、数制与码制: 1、二进制、十进制、十六进制之间的相互转换; 2、8421BCD码及其与二进制、十进制之间的相互转换; (*) 三、逻辑代数: 1.基本运算法则:结合律、交换律、分配律等; 2.几种形式的吸收律; 3.几个定理:德 ? 摩根定理、反演定理。 逻辑代数:数字电路分析和设计的理论工具。 二、逻辑函数的表示方法(五种): 真值表,逻辑式,卡诺图,逻辑图,波形图。 (*) 1. 公式法—布尔代数; 2. 图形法—卡诺图(n ? 4) : 三步:布阵、填项、勾圈化简; 具有约束的逻辑函数的化简。 四、逻辑函数的化简:两种方法 (*) 第1、2章 习题课 1. 一个14位的二进制数最大可表示多大的十进制数?一个4位的十进制数最多需用几位二进制数表示? 解: 所以最多需要14位。 (*) 2. 已知逻辑函数: 试求: 并化简成最简与或式。 巧用卡诺图进行逻辑运算(见P65图P2.24) 解: (*) AB CD 00 01 11 10 00 01 11 10 1 1 1 1 1 1 1 1 AB CD 00 01 11 10 00 01 11 10 1 1 1 1 1 1 1 1 1 1 AB CD 00 01 11 10 00 01 11 10 1 1 1 1 1 以与运算为例 对应最小项相“与”: (*) 3. 试用卡诺图判断下列两组逻辑函数Y1和Y2 有何关系: A BC 00 01 11 10 0 1 Y1 A BC 00 01 11 10 0 1 Y2 所以Y1和Y2互为反函数。 (*) 第4章小结 一、组合电路的分析方法:逐级写逻辑式法。 二、组合电路的设计方法: 1. 用门电路(SSI)构成: 逻辑式 卡诺图 最简与或式 列真值表 写式 填图 画出逻辑图: 化简 化简 与或门实现 与非门实现 两次求反 (*) 2、 用中规模组件(MSI)设计逻辑电路: 逻辑函数式对照法,较灵活。 三、典型器件 1. 编码器: 2. 译码器 二进制译码器: 显示译码器: 3. 加法器 全加器: 半加器 4. 数码比较器: 5. 数据选择器: 74LS139,74LS138 74LS48 74LS183(双全加器) 74LS153 、74LS151 CC14585、74LS85 74148 (*) 对集成电路的要求 要求 (“三会”) 1 、会认管脚 电源端 控制端 数据端 2 、看懂功能表 3 、会正确使用
文档评论(0)