- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第九章 触发器和时序逻辑电路 9.1触发器 9.2计数器 9.3寄存器 9.4脉冲单元电路 9.1触发器 9.1.1概述 时序逻辑电路不仅具备组合逻辑电路的基本功能,还必须具备对过去时刻的状态进行存储或记忆的功能。具备记忆功能的电路称为存储电路,它主要由各类触发器组成。时序逻辑电路一般由组合逻辑电路和存储电路(存储器)两部分组成,其结构框图如图9-1所示。 时序逻辑电路的基本单元是触发器,触发器是一种具有记忆功能的单元电路,它有0和1两种稳定状态。当无外界信号作用时,保持原状态不变;在输入信号作用下,触发器可从一种状态翻转到另一种状态。 图9-2为触发器的电路符号示意图,它有两个输出端,分别用Q和表示。要注意是在Q上加一条划线,在图中引出线上加一个小圈,在逻辑表示中就是取反-“非”的含义,即说明两个输出端的状态是相反的,当Q=0时,=1;反之,当Q=1时,=0。触发器一般有1个以上的输入端,此外还有一个触发信号输入端。 9.1触发器 触发器种类很多,根据电路结构,可分为基本触发器、同步触发器、主从触发器和边沿触发器等;根据逻辑功能,又可分为RS触发器、JK触发器、D触发器和T触发器等。 9.1.2常见触发器功能介绍 ⒈ 基本RS触发器 基本RS触发器结构最为简单,是其它各种触发器的基本单元。 (1)电路组成 图9-3(a)所示是由两个与非门组成的基本RS触发器。它由两个与非门电路交叉连接而成。其中 和 是两个输入端,Q和 是两个互补的输出端,通常规定端的状态为触发器的状态。 (2)工作原理 9.1触发器 1)当 =1、 =0时,触发器置1。因 =0,与非门G1的输出 Q=1,与非门G2的输入都为高电平1,使输出 =0,即触发器被置1。这时,即使 =0的信号消失,因 =0反馈到G1的输入端,Q端仍保持1状态。因为是在 端输入低电平,将触发器置1,所以称 端为置1端,也称置位端。 端是输入低电平有效。 2)当 =0、 =1时,触发器置0。因 =0,与非门G2的输出=1,与非门G1的输入都为高电平1,使输出 Q =0,即触发器被置0。这时,即使 =0的信号消失,因 =1反馈到G1的输入端,Q端仍保持0状态。因为是在 端输入低电平,将触发器置0,所以称 端为置0端,也称清零端或复位端。 3)当 = =1时,触发器保持原状态不变。若触发器原处于Q =0, =1的0状态时,Q=0反馈到G2的输入端,使与非门G2的输出 =1, =1又反馈到G1的输入端,这样,与非门G1的输入都为高电平,输出Q =0,即电路保持0状态;若触发器原处于 Q=1, =0的1状态时,电路同样保持1状态。 9.1触发器 4)当 = =0时,触发器状态不定。当 = =0时,输出Q= =1,这不符Q与 互补的关系。而且,当 = =0的信号同时消失或同时变为1时,Q与 的状态将是不定状态,可能是0状态,也可能是1状态。正常工作时,不允许 和 同时为0。 基本RS触发器的逻辑符号如图9-3(b)所示,图中 和 端的小圆圈以及表示 、 上面的非号均表示低电平有效。 表9-1是由与非门组成的基本RS触发器的逻辑状态表。表中 表示触发器在接收信号之前所处的状态,称为初态; 表示触发器在接收信号后建立的新的稳定状态,称为次态。“×”号表示不定状态,即输入信号消失后触发器状态可能是“0”,也可能是“1”。 由以上分析可知:基本RS触发器有两个状态,它可以直接置“0”或置“1”,并具有记忆功能。 2.同步RS触发器 9.1触发器 在数字系统中,为协调各部分的动作,常常要求某些触发器于同一时刻动作。因此,必须引入同步信号,使这些触发器只有在同步信号到达时才按输入信号改变状态。通常把这个同步信号叫做时钟脉冲,或称为时钟信号,简称时钟,用CP表示。 这种受时钟信号控制的触发器统称为时钟触发器,以区别于像基本RS触发器那样的直接置位、复位触发器。 (1)电路结构 图9-4 是同步RS触发器的逻辑图,在图中可以看到“与非”门G1、G2构成基本RS触发器,在此基础上,又加了两个“与非”门G3、G4,它们构成导引电路,它们的输入端S,R分别是置“1”端和置“0”,CP是起辅助控制作用的信号输入端,称为时钟脉冲端。在脉冲数字电路中,经常用同一个时钟脉冲信号来控制触发器的翻转时刻。这个时钟脉冲信号可以是正脉冲(高电平)信号,也可以是负脉冲(低电平)信号。本
您可能关注的文档
最近下载
- 一种新型功交换式能量回收装置.pdf VIP
- 生猪屠宰兽医卫生检疫人员考试题库答案.pdf VIP
- 生猪屠宰兽医卫生检疫人员考试题及答案.doc VIP
- 《仲景食品公司应收账款管理现状、问题及对策》6000字.doc VIP
- 2024《仲景食品公司应收账款精益化管理研究》9100字.docx VIP
- 2024《调味配料企业应收账款管理问题及对策—以仲景食品公司为例8600字》.docx VIP
- 2024《企业应收账款管理的现状分析—以仲景食品公司为例》8400字.doc VIP
- 生猪屠宰兽医卫生检验人员理论考试题库及答案.pdf VIP
- 仲景食品有限公司应收账款风险分析与防范.docx VIP
- 仲景食品有限公司应收账款风险分析与防范.docx VIP
文档评论(0)