- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
湖南师范大学职业技术学院(工学院)实验数据报告单
实验课程:计算机组成原理
实验题目:超前进位加法器设计
实验日期: 2011年 10 月 25 日
专业:电子信息工程 年级:09级 班级:01班 姓名:温永 学号:2009180106
一.实验目的
掌握超前进位加法器的原理及其设计方法。
熟悉CPLD应用设计及EDA软件的使用。
二.实验内容
(1) 比较超前进位与一般全加器的区别。.
(2) 了解加法器的工作原理,掌握超前进位产生电路的设计方法.
(3) 正确将电路原理图下载到试验箱中.
三.实验原理
加法器是执行二进制加法运算的逻辑部件,也是CPU运算器的基本逻辑部件(减法可以通过补码相加来实现)。加法器又分半加器和全加器,不考虑低位的进位,只考虑两个二进制数相加,得到和以及向高位进位的加法器叫半加器,而全加器是在半加器的基础上又考虑了低位进来的进位信号。
全加器的逻辑表达式为:
图1全加器逻辑电路图
本算法的核心思想是把8位加法器分成两个4位加法器,先求出低4位加法器的各个进位,特别是向向4位加法器的进位C4然后,高4位加法器把C4作为初始进位,使用低4位加法器相同的方法来完成计算。每一个4位加法器在计算时,又分成了两个2位的加法器。如此递归。
图2 超前进位扩展算法示意图
四.实验结果与分析
超前进位全加器是集成全加器的一种,全加器是常用的算术运算电路,在一位全加器的基础上,可以构成多位全加器当两个n位二进制数相加时,进位方式有两种,即逐位进位和超前进位,目前生产的集成四位全加器也具有上述两种进位方式。每一位相加结果,必须等到低一位的进位产生以后才能建立,这种结构叫做逐位进位全加器(或串行进位全加器)。逐位进位全加器的最大缺点是运算速度慢。为提高运算速度,必须设法减小或消除由于进位信号逐级传递所耗费的时间。为了提高运算速度,制成了超前进位全加器。超前进位全加器各位进位信号的产生均只需要经历一级与非门和一级与或非门的延迟时间,比逐位进位的全加器大大缩短了时间
实验成绩:
指导老师签名:
文档评论(0)