- 1、本文档共11页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
常见quartus ii warning
常见QUARTUS II warning
1.Found clock-sensitive change during active clock edge at time time on register name
原因:vector source file中时钟敏感信号(如:数据,允许端,清零,同步加载等)在时钟的边缘同时变化。而时钟敏感信号是不能在时钟边沿变化的。其后果为导致结果不正确。
措施:编辑vector source file
2.Verilog HDL assignment warning at location: truncated value with size number to match size of target (number
原因:在HDL设计中对目标的位数进行了设定,如:reg[4:0] a;而默认为32位,将位数裁定到合适的大小
措施:如果结果正确,无须加以修正,如果不想看到这个警告,可以改变设定的位数
3.All reachable assignments to data_out(10) assign 0, register removed by optimization
原因:经过综合器优化后,输出端口已经不起作用了
4.Following 9 pins have nothing, GND, or VCC driving datain port -- changes to this connectivity may change fitting results
原因:第9脚,空或接地或接上了电源
措施:有时候定义了输出端口,但输出端直接赋‘0’,便会被接地,赋‘1’接电源。如果你的设计中这些端口就是这样用的,那便可以不理会这些warning
5.Found pins functioning as undefined clocks and/or memory enables
原因:是你作为时钟的PIN没有约束信息。可以对相应的PIN做一下设定就行了。主要是指你的某些管脚在电路当中起到了时钟管脚的作用,比如flip-flop的clk管脚,而此管脚没有时钟约束,因此QuartusII把“clk”作为未定义的时钟。
措施:如果clk不是时钟,可以加“not clock”的约束;如果是,可以在clock setting当中加入;在某些对时钟要求不很高的情况下,可以忽略此警告或在这里修改:AssignmentsTiming analysis settings...Individual clocks......
注意在Applies to node中只用选择时钟引脚一项即可,required fmax一般比所要求频率高5%即可,无须太紧或太松。
6.Timing characteristics of device EPM570T144C5 are preliminary
原因:因为MAXII 是比較新的元件在 QuartusII 中的時序並不是正式版的,要等 Service Pack
措施:只影响 Quartus 的 Waveform
7.Warning: Clock latency analysis for PLL offsets is supported for the current device family, but is not enabled
措施:将setting中的timing RequirementsOption--More Timing Setting--setting--Enable Clock Latency中的on改成OFF 8.Found clock high time violation at 14.8 ns on register |counter|lpm_counter:count1_rtl_0|dffs[11]
原因:违反了steup/hold时间,应该是后仿真,看看波形设置是否和时钟沿符合steup/hold时间
措施:在中间加个寄存器可能可以解决问题
9.warning: circuit may not operate.detected 46 non-operational paths clocked by clock clk44 with clock skew larger than data delay
原因:时钟抖动大于数据延时,当时钟很快,而if等类的层次过多就会出现这种问题,但这个问题多是在器件的最高频率中才会出现
措施:setting--timing RequirementsOptions--Default required fmax 改小一些,如改到50MHZ
10.Design contains number input pin(s) th
您可能关注的文档
- 客服qc岗位说明书.doc
- 客服部2010年工作总结及2011年工作计划.doc
- 室内led显示屏需要的设备.doc
- 宽带adsl拨号中出现的错误代码查询和解决方法.doc
- 宽带无法连接问题.doc
- 宽带连接错误时显示的代码和解决方法.doc
- 密码知识简略入门.doc
- 对于usb接口供电不足的解决方法.doc
- 对人力资源价值链管理的相关解释分析.doc
- 寻找合眼缘的oa办公系统.doc
- 跨文化交流对学生综合能力的提升教学研究中期报告教学研究课题报告.docx
- 网络学习平台对高中数学学习的影响研究教学研究课题报告.docx
- 正畸知识考试试题.pdf
- 细菌和真菌知识试题.pdf
- 信息网络安全培训考试试题.pdf
- 湖南省张家界市慈利县2024-2025学年七年级上学期期中考试历史试题.docx
- 湖南省武冈市2024-2025学年九年级上学期期中考试物理试题(解析版).docx
- 湖南省武冈市2024-2025学年九年级上学期期中考试物理试题(原卷版).docx
- 湖南省娄底市2024-2025学年七年级上学期期中历史试题(解析版).docx
- 河南省商丘市部分学校2024-2025学年高一上学期11月期中地理试题.docx
文档评论(0)