实验5用状态机实现序列检测器的设计.docVIP

实验5用状态机实现序列检测器的设计.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验5用状态机实现序列检测器的设计

实验五 用状态机实现序列检测器的设计 实验目的 熟悉QuartusⅡ软件应用环境,了解实验流程。 编写简单的Verilog代码,并在QuartusⅡ中进行调试和验证,并在EDA6000中下载代码和验证。 掌握用状态机(State Machine)实现序列检测器的设计。 实验原理 假设检测器预先已经设定一个8位序列d,那么当由din端口串行输入的一个8位序列,与d完全相同时,检测器输出代码1010,即在试验箱上的LED上显示一个“A”;否则,检测器输出1110,即在试验箱上的LED上显示一个“E”。同时,当清零信号clr有效时,输出为1110。由清零信号clr和输入信号din共同控制状态机的状态变化。 实验内容 1、检测一组二进制序列信号,当连续的脉冲信号和预先设定的序列d相同时,显示字符“A”,否则显示“E”。 2、使用工具为译码器建立一个元件符号 3、设计仿真文件,进行验证。 4、编程下载并在实验箱上进行验证。 实验步骤 新建Verilog工程项目,编写代码并保存至与模块名对应的项目文件夹。 编译程序,编译无误后,在【tools】【netlist viewers】里面选择RTL Viewer,观察电路结构;在【tools】【netlist viewers】里面选择State Machine Viewer,查看状态机转换图。 新建波形文件进行仿真。保存时要和源程序存放在同一目录下。设置好输入波形参数后,开始仿真。在仿真后输入输出波形中观察逻辑关系是否正确。 将实验箱和PC合理连接起来。打开EDA6000软件,设置好芯片类型为ACEX1K(EP1K30TC144-3),载入模式12。 根据EDA6000界面内管脚对应芯片的实际管脚在QUARTUSⅡ里面设定管脚号并检查无误。 将程序下载至FPGA内,并在EDA6000软件界面内进行验证测试。 程序代码 module SCHK(clk,din,clr,d,err); input clk,din,clr; input [7:0]d; output [3:0]err; parameter s0=0,s1=1,s2=2,s3=3,s4=4,s5=5,s6=6,s7=7,s8=8; reg [8:0]cs,ns; reg [3:0]err; always @(posedge clk or posedge clr) begin if(clr) cs=s0; else cs=ns; case (cs) s0:if(din==d[0] ) ns=s1; else ns=s0; s1:if (din==d[1]) ns=s2; else ns=s0; s2:if(din==d[2] ) ns=s3; else ns=s0; s3:if(din==d[3] ) ns=s4; else ns=s0; s4:if(din==d[4] ) ns=s5; else ns=s0; s5:if(din==d[5] ) ns=s6; else ns=s0; s6:if(din==d[6] ) ns=s7; else ns=s0; s7:if(din==d[7] ) ns=s8; else ns=s0; s8:ns=s8; default ns=s0; endcase end always @(ns) begin if(ns==s8) err=4b1010; else err=4b1110; end endmodule 编译:选择processing---start compilation命令,开始编译。也可直接点击面板上编译按钮。结果如图: RTL Viewer:选择Tools---netlist viewers---RTL viewer命令,查看寄存器电路结构图,结果如图: State Machine Viewer:选择Tools---netlist viewers--- State Machine Viewer,查看状态机转换图。 仿真结果: 当输入信号din与预先设定好的序列d完全相同时,仿真结果: 当输入信号din与预先设定好的序列d不完全相同时,仿真结果: 设置引脚,试验箱验证:启动EDA6000,连接试验箱。装入模式12。根据右侧管脚提示进行管脚锁定。在QuartusⅡ界面中选择assignment—pins命令。可以用拖放的方式指定管脚,也可以在location中输入管脚号。然后在QuartusⅡ界面中选择tools--- programmer命令。在

您可能关注的文档

文档评论(0)

185****7617 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档