原理图方式设计1位全加器.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
原理图方式设计1位全加器

实验报告 实验名称: EDA技术与FPGA应用设计 实验题目: 原理图方式设计一位全加器 实验地点: 专业班级: 学号: 学生姓名: ALXB 指导教师: 年 月 日 一、实验目的 1.熟悉ispDesignEXPERT System原理图设计流程的全过程。 2.学习简单组合电路的设计方法、输入步骤。 3.学习层次化设计步骤。 4.学习EDA设计的仿真和硬件测试方法。 二、实验原理 1位全加器可以用两个半加器及一个或门连接而成。 三、实验任务: 1.用原理图输入方法设计半加器电路。 2.建立顶层原理图电路。 3.对全加器电路进行仿真分析、引脚锁定、硬件测试 四、实验步骤: 1、建立设计项目: a、启动 b、创建设计项目 c、选择器件 2、原理图源文件输入: a、增加原理图输入源文件 b、添加元器件符号 c、添加输入、输出符号 d、连线 e、连线命名 f标记输入、输出 g、定义元器件的属性 h、保存已完成的设计 3、功能和时序仿真 a、建立波形仿真源文件 b、编辑波形文件 c、功能、时序仿真 4、器件适配 5、器件编程 a、结构文件 b、添加JEDEC文件 c器件编程 五、实验结果记录 1、半加器: 2、全加器: 3全加器功能仿真: 4全加器时序仿真: 六、实验分析: 由图知,本实验的目标已达成,及通过硬件仿真实现一个一位二进制全加器。通过图可知,对输入量a, b, cin三者来说可以通过a与b的频率相等,而输出波形则完全符合理论值。 由于本实验是给定源代码,也就是说本次实验只是一个简单的验证实验,只是让我们熟悉max plus II的操作环境与这个软件的使用方法。在实验中,还出现过这样的问题:输出波形出现很多毛刺,比对输入也有延迟。后来知道这只是因为max plus II原本就是按照元器件的真实特性进行的仿真,如果想要得到如图一般的理想输出波形,只需在使用波形输出工具时选择理想波形再进行编译就可以了。

文档评论(0)

185****7617 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档