50占空比3分频器的设计方法.docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
50占空比3分频器的设计方法

50%占空比三分频器的设计方法(原创) 浏览次数:1037 ? 添加时间:2006-04-17 20:47:01 ? ??? 本文主要介绍了50%占空比三分频器的三种设计方法,并给出了图形设计、VHDL设计、编译结果和仿真结果。设计中采用EPM7064AETC44-7 CPLD,在QUARTUSⅡ4.2软件平台上进行。 ??? 方法一: ??? 时钟输入端(clkin)首先反向和不反向分别接到两个D触发器的时钟输入端,两个D触发器的输出接到一个二输入或非门的输入端,或非门的输出反馈到前面两个D触发器的D输入端,并且或非门的输出后面接一二分频器,得到占空比为50%的三分频波形。 ??? ???? 图1:图形设计 ??? VHDL程序: ??? library ieee; ??? use ieee.std_logic_1164.all; ??? use ieee.std_logic_unsigned.all; ??? use ieee.std_logic_arith.all; ??? entity fen3 is ??? port ??? (clkin? : in???? std_logic;??? --时钟输入? ???? qout1? : buffer std_logic;???? ???? qout2? : buffer std_logic;? ???? qout3? : buffer std_logic;? ???? clkout : out??? std_logic???? --占空比为1/2的三分频输出 ??? ); ??? end fen3; ? ??architecture behave of fen3 is ??? begin ??? qout3=qout1 nor qout2; ?? ??? process(clkin)? ??? begin??? ????? if clkinevent and clkin=1 then? --在上升沿触发 ?? ????? qout1=qout3;??? ????? end if;? ??? end process; ?? ??? process(clkin)? ??? begin??? ????? if clkinevent and clkin=0 then? --在下降沿触发? ???? ??? qout2=qout3;??? ????? end if;? ??? end process;?? ??? process(qout3)? ??? variable tem:std_logic;? ??? begin??? ??????if qout3event and qout3=1 then? --二分频?????? ???????? tem:=not tem;??? ??????end if;??? ????? clkout=tem;? ????end process; ??? end behave; ??? ???? 图2:编译结果 ??? ???? 图3:仿真结果 ? ??? 方法二: ??? 设计两个占空比为1/3的三分频器,分别在时钟输入端的上升沿和下降沿触发,然后两个分频器的输出接一个或门,得到占空比为50%的三分频波形。 ??? ???? 图4:图形设计 ??? VHDL程序: ??? library ieee; ??? use ieee.std_logic_1164.all; ??? use ieee.std_logic_unsigned.all; ??? use ieee.std_logic_arith.all; ? ??entity fen3 is ??? port ??? (clkin? : in???? std_logic;??? --时钟输入? ???? qout1? : buffer std_logic;???? ???? qout2? : buffer std_logic;? ???? clkout : out??? std_logic???? --占空比为1/2的三分频输出 ??? ); ??? end fen3; ? ??architecture behave of fen3 is ??? begin ??? clkout=qout1 or qout2; ?? ??? process(clkin)?????????

文档评论(0)

185****7617 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档