DSP在电源设计中的应用 .pdfVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP在电源设计中的应用

学兔兔 总第50卷 第565期 电测与仪表 VOI.50 No.565 2013年 第1期 Electrical Measurement Instrumentation Jan.2013 DSP在电源设计中的应用 徐军,吕琨璐,苏全志,尹佳,陈世举 (哈尔滨电工仪表研究所,哈尔滨150081) 摘要:采用分立元件或CPLD、FPGA进行电源的信号发生和测量的设计,会增加硬件设计复杂程度,延长开发 周期。为了简化电源信号发生及测量的硬件设计,缩短开发周期,本文提出一种基于DSP的嵌入式操作平台, 采用DDS(直接数字式频率合成器)及乘法器矢量测量技术的设计方案。该方案利用DSP的高速运算能力,通 过实时计算来实现分立元件或CPLD、FPGA的硬件逻辑功能。实验结果表明该方案切实可行。 关键词:DSP;DDS;乘法器矢量测量 中图分类号:TM131 文献标识码:B 文章编号:1001—1390(2013)01—0121—04 The Application of DSP in the Design of Power XU Jun,LV Kun-lu,SU Quan—zhi,YIN Jia,CHEN Shi-ju (Harbin Research Institute of Electrical Instrument,Harbin 150081,China) Abstract:The design of signal’S generating and measuring of power based on discrete components or CPLD and FP- GA,will be more complicated and extend development cycle.This paper introduces a plan based on DSP embedded plateform and applies the technologies of DDS(Direct Digital Synthesizeer)and Vector Measuring of Multiplier.In this plan,the method can realize the hardware logic functions of discrete components or CPLD and FPGA by real-time computing,with the high—speed performance of DSP.The experimental result shows that the plan works wel1. Key words:DSP,DDS,vector measuring of multiplier 0 引 言 连续读取扩展程序存储器中的波形数据,送入并行 电源的信号测控部分由DDS…信号发生和信号 高速D/A,并行高速D/A即可输出预设信号波形。 测量组成。DDS在电源设计中的应用早已存在。在 输出信号幅值的调整不如波形数据读取操作那么频 早期的DDS设计中,硬件组成由计数器、触发器等多 繁,且对操作完成时间的长短、精度要求也不如波形 种多个分立逻辑元件组成;而在出现可编程逻辑器 数据读取高,所以选择串行多通道D/A。这样既可 件CPLD、FPGA后,DDS的硬件构成简化了许多。电 以降低成本,又可以简化部分硬件设计。以Ⅳ个波 源的信号测量,分为频率、幅值及相位的测量。频率 形读取时间间隔为计时基础,DSP通过并行高速A/ 的测量采用脉冲填充法;幅值测量则随

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档