- 1、本文档共70页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章 Verilog设计入门综述
第3章 Verilog设计入门 ;主要内容;Verilog概述;Verilog的历史;Verilog与VHDL;3.1 组合电路的Verilog描述 ;3.1 组合电路的Verilog描述 ;3.1 组合电路的Verilog描述 ;module(模块);模块端口(module ports);赋值语句 条件操作符 关键字 ;关键字;Verilog HDL关键字;Verilog HDL关键字(续);标识符;合法和非法标识符 ;空格和注释;规范的书写格式;文件取名和存盘;总 结;3.1 组合电路的Verilog描述 ;3.1 组合电路的Verilog描述 ;主要的数据类型;主要的数据类型---Net型变量定义;wire型变量;主要的数据类型---reg型变量定义;reg型变量
定义——在过程块中被赋值的信号,往往代表触发器,但不一定就是触发器(也可以是组合逻辑信号)!;用于行为建模
两种语句:
initial 只能执行一次
always 循环执行
一个模块内可包含任意多个initial 和always语句,它们相互并行执行,即,它们的执行顺序与其在模块中的顺序无关;过程语句结构——always语句;电平敏感事件控制
例:always@(A or B)
边沿触发事件控制
例:always@(negedge Clock);块语句 begin_end;在顺序块中,语句一条接一条地计算执行。
在并行块中,所有语句在各自的延迟之后立即计算执行。;条件语句-case语句;条件语句-case语句;数字表达;数字表达;数据表达;3.1 组合电路的Verilog描述 ;按位逻辑操作符;;等式运算符--双目运算符;赋值语句;赋值语句;二、非阻塞赋值与阻塞赋值的区别
1. 非阻塞赋值方式
always @(posedge clk)
begin
b = a ;
c = b;
end;2. 阻塞赋值方式
always @(posedge clk)
begin
b = a ;
c = b;
end;
非阻塞(non-blocking)赋值方式 ( b= a):
b的值被赋成新值a的操作, 并不是立刻完成的,而是在块结束时才完成;
块内的多条赋值语句在块结束时同时赋值;
硬件有对应的电路。
阻塞(blocking)赋值方式 ( b = a):
b的值立刻被赋成新值a;
完成该赋值语句后才能执行下一句的操作;
硬件没有对应的电路,因而综合结果未知。;3.1 组合电路的Verilog描述 ;3.1 组合电路的Verilog描述 ;3.1 组合电路的Verilog描述 ;顶层模块和例化语句;门元件例化——程序通过调用一个在Verilog语言库中现存的???例门元件来实现某逻辑门功能。;module trist1(out,in,enable);
output out;
input in, enable;
mytri tri_inst(out,in,enable);
endmodule
module mytri(out,in,enable);
output out;
input in, enable;
assign out = enable? in:’bz;
/ * 如果enable为1,则out = in,否则为高阻态 * /
endmodule;3.1 组合电路的Verilog描述 ;3.1 组合电路的Verilog描述 ;可综合建模类型只有两种:
组合逻辑:
任何时候,如果输出信号直接由当前的输入信号的组合决定,则此逻辑为组合逻辑。
时序逻辑:
如果逻辑中具有记忆功能,则此逻辑为时序逻辑。在任何给定的时刻,如果输出不能完全由输入信号确定,则此逻辑具有记忆功能。;3.2 时序模块及其Verilog表述 ;3.2 时序模块及其Verilog表述 ;边沿敏感时序;3.2 时序模块及其Verilog表述 ; 复位控制信号是可综合风格有限状态机代码的重要组成部分,通常在有限状态机建模中有复位控制信号。;3.2 时序模块及其Verilog表述 ;3.2 时序模块及其Verilog表述 ;3.2 时序模块及其Verilog表述 ;3.3 二进制计数器及其Verilog设计 ;3.3 二进制计数器及其Verilog设计 ;3.3 二进制计数器及其Verilog设计 ;3.3 二进制计数器及其
您可能关注的文档
最近下载
- 【专项练习】四年级上册数学试题--第二单元专项—《填写单位》 人教版 (含答案).doc VIP
- 药学英语(上册)(第5版)史志祥课后习题答案解析.pdf
- 高中入团思想汇报范文(6篇).docx VIP
- 公路大中修工程交通组织方案设计与研究-来源:现代企业文化·下旬刊(第2021007期)-中国工人出版社.pdf VIP
- 稻盛和夫《心》读后感集合5篇.docx VIP
- 个人现实表现(现实表现).pdf VIP
- 货物运输投标文件(技术部分).pdf
- GB_T 15560-1995《流体输送用塑料管材液压瞬时爆破和耐压试验方法》.pdf
- 食材配送项目投标文件.doc
- (统编2024版)一年级道德与法治上册 第8课 课余生活真丰富 教学设计.docx
文档评论(0)