网站大量收购独家精品文档,联系QQ:2885784924

FPGA状态机学习笔记[verilog].docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA状态机学习笔记[verilog]

FPGA之有限状态机学习笔记 有限状态机(FSM)是由寄存器组合组合逻辑构成的硬件时序电路。FSM的状态只可能在同一时钟跳变沿的情况下才能从一个状态转向另一个状态。 Mealy型FSM的下一个状态不仅取决于当前所在状态,还取决于各个输入值。 Moore型FSM的下一个状态只取决于当前状态。 Verilog HDL可以用很多方法描述FSM,最常用的是用always语句和case语句。FSM常用模型有Gray和独热码两种,对于用FPGA实现的FSM建议采用独热码。因为采用独热码可省下许多组合电路的使用,提高电路的速度和可靠性,且总的单元数并无显著增加。用Verilog语言描述FSM,可以充分发挥硬件描述语言的抽象建模能力。 有限状态机设计的一般步骤: 、逻辑抽象,得出状态转换图 、状态化简 、状态分配 、选定触发器的类型并求出状态方程、驱动方程和输出方程 、按照方程得出逻辑图 以下就是分别用独热码和Gray码实现???述状态的源程序: 采用独热码源程序: module fsm( Clock, Reset, A,B,C,D,E,Multi,Contig,Single ); input Clock; input Reset; input A,B,C,D,E; output Multi,Contig,Single; reg Multi; reg Contig; reg Single; parameter [6:0] S1=7b0000001, S2=7b0000010, S3=7b0000100, S4=7b0001000, S5=7b0010000, S6=7b0100000, S7=7b1000000; parameter U_DLY=1; reg [6:0] curr_st; reg [6:0] next_st; always @(posedge Clock or posedge Reset) begin if(!Reset) curr_st=S1; else curr_st= #U_DLY next_st; end always @(curr_st or A or B or C or D or E) begin case(curr_st) S1: begin Multi =1b0; Contig =1b0; Single =1b0; if(A~BC) next_st =S2; else if(AB~C) next_st =S4; else next_st =S1; end S2: begin Multi =1b1; Contig =1b0; Single =1b0; if(!D) next_st =S3; else next_st =S4; end S3: begin Multi =1b0; Contig =1b1; Single =1b0; if(A|D) next_st =S4; else next_st =S3; end S4: begin Multi =1b1; Contig =1b1; Single =1b0; if(AB~C) next_st =S5; else next_st =S4; end S5: begin Multi =1b1; Contig =1b0;

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档