电工电子问答题剖析.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
问答题分析 一 28c64编程 1利用28C64设计一个8路序列信号发生器,序列码模值均为8,各序列信号的码位值分别为F0F1 F2F3F4F5F6F7(要求:必须由EEPROM的I/O0输出F0序列,I/O1输出F1序列,依次类推。最右端码位为最先输出的低位。)请将设计数值(数值和地址均用十六进制数表示)填入下表中。 地址 00H 01H 02H 03H 04H 05H 06H 07H 数值 2用28C64B设计一个4路序列信号发生器时,4路序列码长度均为M=5,各输出序列信号为I/O7=11011,I/O6=10001,I/O5=10110,I/O4=00101,(存储器的I/O7~I/O0为输出端),在编程器上写入数据时,请将所选地址和数据填入以下表格。 I/O7 I/O6 I/O5 I/O4 地址 内容 1 1 1 0 1 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 3用28c64芯片设计3输入4输出的组合逻辑电路,四个输出函数为 F1=∑(0,2,3,4,6) F2=∑(1,2,5,7) F3=∑(2,3,4,7) F4=∑(0,1,6) 取低四位 三 A/D,D/A转换  输出电压计算公式:  其中:VREF参考电压,Dn是二进制数转换为等值的十进制数。转换的Dn值不同,输出电压也就不同。 1用D/A转换器DAC0832实现数模转换。参考电压Vref=+5V,数据端A7A6A5A4A3A2A1A0外接的运算放大器输出电压是多少?写出计算公式。 2用D/A转换器DAC0832实现数模转换时,所加参考电压Vref=-5V,数据端A7A6A5A4A3A2A1A0外接的运算放大器输出电压U0是多少?写出计算式。 3 倒T型电阻网络DAC(数模转换器)中,数据输入端n=10,若数据输入端D0~D9中,D9=D7=1,其余位均为0,在输出端测得电压U0=3.125V, 问该DAC的基准电压(VREF)=? 写出计算过程。 四 信号与系统 1 非正弦周期信号的谱线是( )的,其角频率间隔为( ),且只存在于(   )的整数倍上。 2 U0=5sin2000πt 画出频谱图。 3 理想正弦波只有( ),而无( )分量,如果能够测出谐波分量,说明该正弦波已有( )。 五 系统模拟 重点考虑一阶电路的状态。 1高通电路如图。(V1(t)是输入,V2(t)是输出)写出系统的传输函数,画出系统模拟图。 0.047 uF 2 某一RC低通滤波器的电压传输函数为 H(S)=, 请将其数据填入系统模拟图中,并把电路图正确完整的连接。 3已知 H(S)=?画出原有电路及系统模拟图。 ISE方面知识要求主要是设计过程 1启动ISE和建立电原理图 2 功能仿真 3编写约束文件 4综合 5编译 6下载 数字电路实验注意事项 一设计电路时 1 在设计中过程要详细,组合电路一定要有真值表,卡诺图,时序电路要有状态转移图。 2 每个元件必须要有型号,电路单元代号,管脚号。 3 连线清楚,相连线一定要用实心点作为节点标明。 4注意输入信号的实际电平,是否得到开门和关门电平。 5 画电路原理图不要画管脚图。 6要能够把真值表画出波形方式显示。 用D触发器的实验一般用于延迟电路,如3BT延迟电路也可以先组成独立的T触发器(输出Q端接到D端,来一个时钟翻转一次。)再级联成加法计数器和减法计数器,注意结构如下。 时序电路要有状态转移图。 用预置法设计计数电路。 用模N的计数器构成模M的计数器(NM),一般采用同步置数的方法。可采用置最小数法、置“0”法。基本思路是使计数器从预置状态开始计数,当计到满足模值为M的终止状态时产生置数控制信号,下一CP周期进行置数,重复计数过程,从而实现模M的计数。要能够正确画出时钟及各输出端的波形。 注意在考试时,如果根据数字电路知识已知输出波形,不管实际是否完成。 系列信号重点掌握161+151系列和194+151系列。在设计时一定要状态转移图,根据状态转移图进行设计。 二 在实际电路中 1 除OC门外,任何输出端绝对不许短接(包括对电源,地线及两个或多个输出端之间) 2 任何输入端尤其是时序电路使能端,清零端,置数端不能悬空,多余输入 管脚

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档