EDA技术与应用_常用EDA工具解读.ppt

  1. 1、本文档共87页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技术与应用_常用EDA工具解读

5.3 Nios II嵌入式系统开发软件 3. 设置仿真参数 在新建模型编辑窗口中,执行“Simulation”菜单的“Simulation Parameters”命令,弹出Simulation Parameters(仿真参数)设置对话框,其中“Start time”(开始时间)设置为“0.0”,“Stop Time”(结束时间)设定为500,其他设置按照默认。 仿真参数设置对话框 * * 4. 启动仿真 执行“Simulation”菜单的“Start”命令开始仿真。如果设计有错误,Matlab会有提示,改正错误后再仿真,直至设计错误为0时才能出现仿真结果。本例设计的正弦信号调制电路的仿真结果如图所示。 正弦波调制电路的仿真波形 * * 5.2.4 SignalCompiler使用方法 在Matlab中完成仿真验证后,就需要把设计转到硬件上加以实现。通过DSP Builder可以获得针对特定FPGA芯片的HDL代码。用鼠标左键双击FirstDSP模型窗口中的SignalCompiler模块图标,将启动DSP Builder,在出现对话框中点击“Analyze”按钮,SignalCompiler就会对FirstDSP模型进行分析,检查模型有无错误。如果设计存在错误,SignalCompiler就会停止分析过程,并在Matlab软件界面的命令窗口给出相关信息。如果设计不存在错误,则在分析结束后打开SignalCompiler窗口。 启动DSP Builder对话框 SignalCompiler窗口 * * 5.2.5 使用Modelsim进行RTL级仿真 在simulink中进行仿真是对模型文件.mdl进行的,属于系统验证性质的仿真,并没有对生成的HDL代码文件进行仿真。 在对SignalCompiler进行设置时,将“Generate Stimuli for VHDL Testbench”选中后,DSP Builder在“MDL to VHDL”的模型文件转换过程会自动生成针对HDL仿真器Modelsim的测试文件,因此可以直接使用Modelsim对生成的VHDL代码进行功能仿真。仿真步骤如下: 打开Modelsim软件,执行Modelsim软件界面上“Tools”菜单的“Execute Macro…”命令,在弹出的文件选择对话框中,把文件目录切换到FirstDSP.vhd的工作目录(如myeda_q)下,在此目录中将“tb_FirstDSP.tcl”文件选中并打开,Modelsim软件就开始对tb_FirstDSP.tcl启动仿真,随后自动打开wave窗口,显示仿真结果。 * * Modelsim仿真结果 修改波形参数后的Modelsim仿真结果 * * 5.3.6 使用Quartus II实现时序仿真 打开Quartus II集成环境,执行Quartus II软件界面上的“File” 菜单的“Open Project …”命令,在弹出的“Open Project”对话框中,选择FirstDSP模型所在工作目录,打开DSP Builder为Quartus II建立的设计项目“FirstDSP”,并在设计项目中打开VHDL顶层设计文件“firstdsp.vhd”。 在SignalCompiler中的Quartus II编译过程中,具体的器件由Quartus II自动决定,在实际使用中,需要选择具体器件型号。然后执行“Processing”菜单的“Start Compilation”命令对firstdsp.vhd顶层设计文件进行编译。 编译结束后,执行“Processing”菜单的“Start Simulation”命令,启动时序仿真。在仿真过程结束后,点击“Simulator Tool”(仿真工具)界面的“Repot”按钮,系统自动弹出Quartus II仿真波形界面,显示仿真结果。 * * FirstDSP设计文件的Quartus 仿真波形 * * 5.2.7 DSP Builder的层次设计 对于一个复杂的DSP系统设计,如果把所有的模块放在同一个DSP Builder的Simulink图中,设计图就变得非常庞大而复杂,不利于阅图和排错。利用DSP Builder的层次设计,就可以方便地解决这个难题。 DSP Builder的层次设计的思路是利用DSP Builder软件工具,将设计好的DSP模型生成子系统(SubSystem),这个子系统是一个的元件,可以独立工作,也可以与其他模块或子系统构成更大的设计模型,还可以作为基层模块,被任意复制到其他设计模型中。

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档