用按键控制输出信号的频率.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
用按键控制输出信号的频率

电气设计自动化 作业6-VHDL作业 班级:11级电气一班 姓名:马林 学号:1100302037 实验要求: 1.设计一个完整的时序逻辑电路(例如,完成用按键控制输出信号的频率,使LED按不同频率闪烁,同时在数码管上显示频率值。),并用MAXPLUS进行仿真。 2.应包含VHDL源程序,详细的设计报告对程序,仿真结果,实验箱运行结果并进行详尽的分析。 实验过程 源程序: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_unsigned.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; ENTITY zuoye6 IS PORT(clk:IN STD_LOGIC; A:IN STD_LOGIC; B:IN STD_LOGIC; C:IN STD_LOGIC; D:OUT STD_LOGIC; E:OUT STD_LOGIC; F:OUT STD_LOGIC; CODE:OUT STD_LOGIC_VECTOR(6 DOWNTO 0) ); END zuoye6; ARCHITECTURE behave OF zuoye6 IS SIGNAL clk_DIV_1:STD_LOGIC; SIGNAL clk_DIV_2:STD_LOGIC; SIGNAL clk_DIV_3:STD_LOGIC; BEGIN PROCESS(clk) VARIABLE COUNT_0:INTEGER RANGE 0 TO 23; VARIABLE COUNT_1:INTEGER RANGE 0 TO 7; VARIABLE COUNT_2:INTEGER RANGE 0 TO 3; BEGIN IF(clkEVENT AND clk = 1)THEN IF((COUNT_0=23) AND (COUNT_1 =7)AND(COUNT_2=3))THEN COUNT_0:=0; COUNT_1:=0; COUNT_2:=0; ELSE COUNT_0:=COUNT_0+1; COUNT_1:=COUNT_1+1; COUNT_2:=COUNT_2+1; IF( COUNT_011 AND A =1)THEN clk_DIV_1= 1; ELSE clk_DIV_1 = 0; END IF; IF(COUNT_14 AND B =1)THEN clk_DIV_2= 1; ELSE clk_DIV_2 = 0; END IF; IF(COUNT_21 AND C =1)THEN clk_DIV_3= 1; ELSE clk_DIV_3 = 0; END IF; IF(A=0AND B=0AND C =0)THEN CODE = 0000000; ELSIF(A=0 AND B=0AND C =0)THEN CODE = 0000110; ELSIF(A=0AND B=1AND C =0)THEN CODE = 1011011; ELSIF(A=0AND B=0AND C =1)THEN CODE = 1001111; ELSIF(A=1AND B=1AND C =1)THEN CODE = 0000000; END IF; END IF; END IF; END PROCESS; 二、波形仿真 三、延时分析

文档评论(0)

2017ll + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档