- 1、本文档共56页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电 子 学 基 础 第九章 组合逻辑电路 §1. 概述 §2. 编码器和译码器 §3. 数据分配器和数据选择器 §4. 数值比较器 §5. 加法器 1、二进制译码器 二、用二进制译码器实现组合逻辑电路 二进制译码器的输入是一组二进 制代码,输出是一组与输入代码一一 对应的高低电平信号。图示是3位二 进制译码器的框图。输入的3位二进 制代码有8个,译码器将每个代码译 成对应的一根输出线上的高低电平, 故又称3线-8线译码器 3位二进制译码器 第九章 组合逻辑电路 §2. 编码器和译码器 二、译码器 二、译码器 §2. 编码器和译码器 1、二进制译码器 二、用二进制译码器实现组合逻辑电路 0 0 0 0 0 0 0 1 1 1 1 0 0 0 0 0 0 1 0 0 1 1 0 0 0 0 0 1 0 0 1 0 1 0 0 0 0 1 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 0 1 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 0 0 0 0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 C B A 输 出 输 入 第九章 组合逻辑电路 §2. 编码器和译码器 二、译码器 二、译码器 §2. 编码器和译码器 1、二进制译码器 二、用二进制译码器实现组合逻辑电路 第九章 组合逻辑电路 §2. 编码器和译码器 二、译码器 二、译码器 §2. 编码器和译码器 1、二进制译码器 二、用二进制译码器实现组合逻辑电路 第九章 组合逻辑电路 §2. 编码器和译码器 二、译码器 二、译码器 §2. 编码器和译码器 例:试利用3线-8线译码器74HC138设计一多输出组合逻辑电路。输出逻辑函数式如下: 解: 二、用二进制译码器实现组合逻辑电路 2、举例 第九章 组合逻辑电路 §2. 编码器和译码器 二、译码器 二、译码器 §2. 编码器和译码器 二、用二进制译码器实现组合逻辑电路 2、举例 第九章 组合逻辑电路 §2. 编码器和译码器 二、译码器 二、译码器 §2. 编码器和译码器 能够将1个输入信号,根据需要传送 到m个输出端的任何一个输出端的电路, 叫做数据分配器,也称多路分配器。 选择控制信号个数 n与输出端个数m 的关系是: 1路-4路分配器 示意框图 规定:S1S0 = 00 时 Y0 = D; S1S0 = 01时 Y1 = D; S1S0= 10 时 Y2 = D;S1S0 = 11 时 Y3 = D。 一、数据分配器 §3. 数据分配器和数据选择器 一、数据分配器 第九章 组合逻辑电路 §3. 数据分配器和数据选择器 1路-4路分配器 示意框图 规定:S1S0 = 00 时 Y0 = D; S1S0 = 01时 Y1 = D; S1S0= 10 时 Y2 = D;S1S0 = 11 时 Y3 = D。 D 0 0 0 1 1 0 D 0 0 0 1 0 0 D 0 1 0 0 0 0 D 0 0 D Y3 Y2 Y1 Y0 S0 S1 输 出 输 入 一、数据分配器 §3. 数据分配器和数据选择器 一、数据分配器 第九章 组合逻辑电路 §3. 数据分配器和数据选择器 1路-4路分配器 示意框图 一、数据分配器 §3. 数据分配器和数据选择器 一、数据分配器 第九章 组合逻辑电路 §3. 数据分配器和数据选择器 二、数据选择器 在多路数据传输过程中,能根据需 要将其中任意一路挑选出来传送电路, 叫做数据选择器,也称多路选择器或多 路开关。 4选1数据选择器 示意框图 选择控制信号个数 n与输入端个数m 的关系是: 规定:S1S0 = 00 时 Y = D0; S1S0 = 01时 Y =
文档评论(0)