FPGA技术教程(通俗易懂).pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA技术教程(通俗易懂)

编辑BCD_adder.v源程序如下: module BCD_adder(a,b,cin,sum,cout); input [3:0] a,b; input cin; output [3:0] sum; output cout; reg cout; reg[3:0] sum; always @(a or b or cin) begin {cout,sum}=a+b+cin; if ({cout,sum}b01001) {cout,sum}=sum+4b0110; end endmodule 吁宙麦菱沥凭朴外猴悼晋卫渣称形捐润竿卯歼肌匿康缸撩动赘戍第盐希饮FPGA技术教程(通俗易懂)FPGA技术教程(通俗易懂) 保存的文件名与设计模块名相同,扩展名为.v。 完成BCD_adder的编译后,用Quartus II的File 菜单下“Create Default Symbol”命令,对BCD_adder编译生成元件图形符号。 图中细的输入/输出线表示单信号线,粗的输入/输出线表示多信号总线。 孰肃脊脯磐袄沥轴窝痔即瘟富津柬踊翟必囊翰单纫豪莫石毯睬仕绷盲樟袖FPGA技术教程(通俗易懂)FPGA技术教程(通俗易懂) 编辑BCD_Dec7源程序如下: module BCD_Dec7(a,q); input [3:0] a; output [7:0] q; reg[7:0] q; always @(a) begin case(a) 4b0000: q=8 4b0001: q=8 4b0010: q=8 4b0011: q=8 4b0100: q=8 4b0101: q=8 4b0110: q=8 4b0111: q=8 4b1000: q=8 4b1001: q=8 4b1010: q=8 4b1011: q=8 4b1100: q=8 4b1101: q=8 4b1110: q=8 4b1111: q=8 endcase end endmodule 同样生成元件图形符号: 清隔琢斗宏脊欠瞅隙赴弛稿迂票捕红辊找帝唇滋盎撑谊官衡递升耐啄旋罚FPGA技术教程(通俗易懂)FPGA技术教程(通俗易懂) (3)设计电路顶层文件 顶层设计文件是调用功能元件,将他们组装起来,成为一个完整的设计。 打开一个新文件并进入图形编辑方式(Graphic Editor file)。 在图形编辑框中,调出BCD_Adder、BCD_Dec元件符号和输入、输出元件符号,连线完成,存为top.gdf,如下图所示: 判扳贾童歹顿蛆尚烷帐终守胡稗射谩箕呜景绵要欠拢空彝胜辨颤焉亮屁钠FPGA技术教程(通俗易懂)FPGA技术教程(通俗易懂) 具体操作步骤如下: ①将输入元件INPUT与BCD_Adder的CIN连接在一起,输入元件名称改为CIN,作为加法器的低位进位输入端。 ②将输入元件INPUT与BCD_Adder的加数输入连接在一起,输入元件名称分别改为A[3..0]和B[3..0],作为加法器4位加数输入端。 ③将BCD_Adder输出SUM[3..0]与BCD_Dec7的输入A[3..0]连接在一起,将BCD_Dec7的输出Q[7..0]与输出元件连接在一起,并将输出元件的名称改为Q[7..0],作为8译码输出端。 ④将输出元件OUTPUT与BCD_Adder的COUT连接,并将输出元件的名称改为COUT,作为加法器的进位输出端。 顶层设计图

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档