网站大量收购独家精品文档,联系QQ:2885784924

组成专题一.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组成专题一

计算机组织与结构专题实验报告 学生姓名 李佳 专业/班级 计算机16 学 号 2110505129 所在学院 电信学院 指导教师 姜欣宁 提交日期 2013-12-10 计算机组成与系统结构专题实验一 存储器的设计与实现 一:实验目的 学习和掌握存储器的工作原理、工作时序和具体操作;进一步熟悉开发平台和VHDL语言的使用利用硬件描述语言VHDL设计一个存储器SRAM(ROM\FIFO等),容量为 256*16bit(若只进行仿真,容量可以加大:1K*32bit); 2.对存储器的访问所需的各种信号(地址、数据及控制总线)的实 有两种方式产生①由控制电路产生(类似课内实验二的方法)②设备TEC-CA的开关(量)提供 3.通过指示灯观察 写出实现以上功能的器件的VHDL代码并反映出设计思路(利流程图、状态图等) 5.记录和分析读写存储器时的仿真波形(存储器的读写周期(时序)) 6.记录设计和调试过程。 仿真实验时,分配静态的地址,输入将要输入存储器的信号数据,将读、写信号的高低电平进行反向,结果如下。 输入数据输出数据由此可知输出波形是不正确的,需要进行调试。 通过上机实验,了解了存储器的原理与实现方法,加深了对VHDL软件的认识并提高了使用能力,对组成原理与设计的学习有很大的帮助,以后会更加努力。

文档评论(0)

taotao0c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档