- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
IS-95CDMA系统信道编码的FPGA实现
IS-95 CDMA系统信道编码的FPGA实现一、引言 本文的任务来自于一个家庭智能化中的CDMA无线接入系统。在该系统中,一路用来传送语音,一路用来传送家庭用电设备的控制信息,各路信息经过CRC校验、(3.1.9)卷积编码后,再进行扩频、调制、无线传输等。系统采用的是IS-95标准,是1993年7月美国通过的基于CDMA的双模式移动通信系统标准,其信道位于800 MHz的AMPS系统的频带内。它是数字移动通信发展的里程碑,系统的码分多址采用FD/CDMA技术,实现了数字和模拟通信的兼容,并且成为扩频系统商业化的光辉典范,开辟了扩频无线通信非军事应用的新纪元。在IS-95系统中,信道编码是其关键技术之一,但传统的实现技术都是采用分离元件,根据PLD的发展状况,我们采用Alter公司的FPGA 芯片来实现系统的所有的信道编码,实现了设计的模块化和独立化。 二、IS-95 CDMA系统原理 CDMA是在扩频通信的基础上发展起来的。所谓扩频通信,就是将要传送的具有一定信号带宽的信息数据,用一个带宽远大于信号带宽的高速伪随机码进行调制,使原始数据信号的带宽被扩展,再经载波调制并发送出去。接收端使用完全相同的伪随机码对接收到的信号作相关处理,把宽带信号转换成原始信息数据的窄带信号(即解扩),以实现信息通信。它通常采取的扩频方案有2种,一是直接序列(Direct Sequence)扩频技术,另一种是跳频(Frequency Hopping)扩频技术。IS-95CDMA系统采用的是直接序列扩频方式(DS/CDMA)。 三、FPGA及其选用 FPGA(Field Programmable Gate Array )是近几年出现的新型可编程逻辑器件,它不仅具有很高的速度和可靠性,而且具有用户重复定义的逻辑功能,即具有可编程的特点。它的出现不仅使数字电路系统的设计非常灵活,而且大大缩短了系统研制周期,缩小了数字电路系统的体积和所用芯片的种类。因此,利用FPGA器件设计IS-95系统中的信道编码不仅使电路设计大大简化,而且具有相当高的精度。Altera公司生产的FLEX 10K系列的FPGA,具有规模覆盖范围广、布线资源丰富、时间可预测性好的优点,在数字通信系统设计中得到了广泛的应用。由于在信道编码中,没有过多存储器的要求,它只是需要很多的D触发器和一些常用的门电路,而FLEX 10K芯片有一定的片内EAB资源,另外实现信道编码的时序控制逻辑不太复杂,大概需要2万门左右的资源就够了,再加上系统其它功能块也不过几万门。考虑到方案的性价比以及将来的功能的增加,本方案的FPGA选用FLEX 10K50芯片,实现了系统的单片设计,从而大大减小电路的复杂度和体积。 四、IS-95系统的信道编码原理及其框图 数字通信中经常用信道编码来提高数据传输的可靠性,在IS-95系统中,进入信道编码的数据是由声码器产生的以20 ms为一帧的速率可变的数字语音信号,它的速度分为8 600 bps(全速率)、4000 bps(半速率)、2 000 bps(1/4速率)、800 bps(1/8速率),分别对应每帧172、80、40、16 bit。根据数据速率的不同,分别对数据帧速率为8.6 kbit/s和4.0 kbit/s进行CRC校验编码,以便在接受时可以判断有没有接收到误帧,一个8 bit的尾加在每帧的后面以保证后面进行卷积编码时,每帧的末尾复位为全零状态。然后每帧进行码率为1/3的卷积编码。最后根据语音速率的不同进行符号重复,使每帧输出的数目一样即576个符号,达到28.8 kbps,以便后面进行交织。整个过程如图1所示。
五、信道编码的FPGA实现1. 实现原理模型图 如图2所示,开始的时候通过握手控制信号实现声码器与FPGA之间的数据的顺利传输,系统接到数据后,进入FIFO,为了实现实时处理,FIFO采用了双时钟即它的输入输出采用不同的时钟,然后在帧控制信号的控制下完成对输入的各种速率数据进行按帧的信号处理。因为声码器对声音的处理是以20 ms为一帧,所以帧控制模块主要包括一个20 ms的定时器以及其他的一些输出控制信号,它是整个信道编码的核心,整个编码系统在它的控制下完成对声码器输出的数据进行各种处理。
2. 速率为8.6 kbit/s的CRC校验 本方案中速率为8.6 kbit/s的CRC校验如图3所示,其中F(FQI)代表帧质量指示器,T是编码器拖尾比特。
速率为8.6 kbit/s的CRC校验实质是(184,172)循环码,它的生成多项式是
根据它的生成多项式在用FPGA实现时可以用2种方法来实现,一种就是以除法程序为核心来完成,它需要编很复杂的程序;另一种
您可能关注的文档
最近下载
- 新解读《GB_T 29639-2020生产经营单位生产安全事故应急预案编制导则》.docx VIP
- GB∕T29639-2020生产经营单位生产安全事故应急预案编制导则.docx VIP
- 2025年湖北省技能高考(电气电子类)专业知识考试题(附答案).doc VIP
- 检验科超氧化物歧化酶(sod)检测的临床意义..doc VIP
- 《Excel商务数据分析与应用》-课程标准.pdf VIP
- 不同人群的营养与膳食ppt课件.pptx VIP
- 初三《道德与法治》开学第一课.pptx
- 阀门相关知识培训课件PPT.pptx
- 电力业务许可证(供电类)自查报告书-附件4.doc VIP
- 外墙保温用锚栓JGT366-2012.pptx VIP
文档评论(0)