- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[软件无线电实验指导书
软件无线电技术 实 验 指 导 书 佟宁宁 编 黑龙江工程学院电气与信息工程学院 2014年2月·哈尔滨 目 录 实验一 Quartus Ⅱ入门和译码器设计 2 实验二 调制技术 13 实验三 信道编码技术 18 实验四 软件无线电的采样理论 22 实验五 信道化发射机实验 25 实验一 Quartus Ⅱ入门和译码器设计 一、实验目的 初步掌握Quartus Ⅱ软件使用环境; 熟悉可编程器件的硬件设计流程; 了解EDA实验箱电路结构。 二、实验仪器设备、材料 EDA实验箱; 微型计算机、Quartus Ⅱ软件; 并口延长线。 三、预习内容 Quartus Ⅱ软件使用方法; EPM7128SLC84-15芯片数据手册:MAX7000S CPLD DATASHEET(可到ALTERA官方网站上下载PDF文档,首页网址为/,数据手册下载链接地址为/literature/ds/m7000.pdf,在该数据手册里你可以了解到典型CPLD的特性和应用指南; 译码器工作原理。 四、实验内容与步骤 (一)原理图设计输入: 1、软件的启动:单击“开始”进入“程序”选中“Quartus II ,打开“”Quartus II软件,如图1-1所示。 图1-1 2、启动File\New菜单,弹出新建文件类型选择窗口,如图1-2所示: 图1-2 3、单击鼠标选择Block Diagram/Schematic File,单击OK,之后就直接进入新建的原理图编辑状态,如图1-3所示: 图1-3 4、在设计电路之前要先保存文件,启动File\Save菜单,弹出命名窗口,如图1-4所示: 图1-4 选择文件存盘路径,注意,路径及文件不要采取汉字命名,命名文件后点击确定,弹出如图1-5对话框。注意文件名要和所描述器件的顶层实体名一致,当然名字最好能够反映器件特性,并且不要与Quartus软件自带的库元件名相冲突。 图1-5 5、此时,软件问你是否需要建立与所建立文件相适应的工程文件,这里一定是点击“是”,即建立一个工程文件。弹出一个对话框,点击“Next”,出现对话框如图1-6所示: 图1-6 注意,这里第一项为项目存盘路径,默认为前面文件存盘路径,这里不要改动,下面两栏也不要改动,点击“Next”,出现对话框如图1-7所示: 图1-7 点击“Next”,出现器件系列和设置对话框,如图1-8所示: 图1-8 该对话框主要用来确定目标器件,以及目标器件的封装、引脚数量和速度等级。先在“Family(系列)”选项下拉菜单中选择“MAX7000S”,随后在“Available Devices”多选框中选择“EPM7128SLC84-15”,即EDA实验箱中的目标器件。如果以后需要修改,可以点击Assignments/Device重新设置,点击“Next”,出现第三方工具对话框,如图1-9所示: 图1-9 这里我们使用Quartus II自带工具,不引入第三方EDA工具,直接点击“Next”,出现工程总览对话框,如图1-10所示: 图1-10 点击“Finish”完成,进入原理图文件编辑状态,进行电路设计。 (二)电路的编译与适配 1、编译适配 点击Processing\Start Compilation菜单,或者点击按钮开始编译,并显示编译结果,生成下载文件,以被硬件下载编程时调用。如果有错误待修改后再进行编译适配。编译成功后如图1-11所示。 图1-11 如果你设计的电路顺利地通过了编译,在电路不复杂的情况下,就可以对芯片进行编程下载,测试硬件。如果你的电路有比较复杂,那么其仿真就显得非常必要。 (三)电路仿真与时序分析 Quatuts II软件支持电路的功能仿真(或称前仿真)和时序分析(或称后仿真)。众所周知,开发人员在进行电路设计时,非常希望有比较先进的高效的仿真工具出现,这将为你的设计过程节约很多时间和成本。由于EDA工具的出现,和它所提供的强大的(在线)仿真功能迅速地得到了电子工程设计人员的青睐,这也是当今EDA(CPLD/FPGA)技术非常火爆的原因之一。下面就Quartus II软件仿真功能的基本应用在本实验中作一下初步介绍,在以后的实验例程中将不再贅述。 1、启动File\New菜单,弹出设计输入选择窗口,如图1-12所示: 图1-12 如图选择仿真用的波形文件,点击“OK”,进入仿真界面,并按默认文件名存盘,如图1-13所示: 图1-13 2、添加仿真节点 在图1-13光标位置双击,弹出如图1-14对话框: 图1-14 这时可以在“name”处填写对应VH
文档评论(0)