《电工电子技术》电子教案电工电子技术课件触发器和时序逻辑电路.pptVIP

《电工电子技术》电子教案电工电子技术课件触发器和时序逻辑电路.ppt

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《电工电子技术》电子教案电工电子技术课件触发器和时序逻辑电路

③R=1、UTH<2UDD/3、UTHUDD/3时,R=0、S=1, Q=1, OUT输出为1, Q=0,放电管T截止。 <2UDD/3 UDD/3 1 1 1 截止 0 1 第2页 10.4.2 555定时器应用举例 (1)ui=0时,R=0、S=1,触发器置1,即Q=1、Q=0,uo=1; ui由0增大,在未到达2UDD/3之前,uo=1的状态不会改变。 施密特触发器 第2页 第2页 第2页 施密特触发器的特点 特点1 u0(V) ui(V) U- U+ 0 u0(V) ui(V) U- U+ 0 电压传输具有回差特性 施密特触发器利用其输入信号达到某一特定的阈值时,输出电平会发生跃变的特点,对电路中输入的电信号可以进行波形整形、幅度鉴别及波形变换等。 特点2 第2页 施密特触发器的功能 第2页 检验学习结果 555定时器电路由哪几部分组成?各部分的作用是什么? 施密特触发器有哪些特点?主要用途是什么? 多看多练多做 555定时器电路的清零端作用是什么? 第2页 人有了知识,就会具备各种分析能力, 明辨是非的能力。 所以我们要勤恳读书,广泛阅读, 古人说“书中自有黄金屋。 ”通过阅读科技书籍,我们能丰富知识, 培养逻辑思维能力; 通过阅读文学作品,我们能提高文学鉴赏水平, 培养文学情趣; 通过阅读报刊,我们能增长见识,扩大自己的知识面。 有许多书籍还能培养我们的道德情操, 给我们巨大的精神力量, 鼓舞我们前进。 * 3个JK触发器都接成T触发器,可构成一个同步二进制计数器 F0每输入一个时钟脉冲翻转一次 F1在Q0=1时,在下一个CP触发沿到来时翻转。 F2在Q0=Q1=1时,在下一个CP触发沿到来时翻转。 第2页 10.2.2 十进制计数器 选用4个CP下降沿触发的JK触发器F0、F1、F2 、F3。 F0:每来一个CP计数脉冲翻转一次; F2:在Q0 和Q1都为1时,再来一个计数脉冲才翻转; F3:在Q0、Q1和Q2都为1时,再来一个CP计数脉冲才翻转,但在第10个脉冲到来时Q3应由1变为0; F1:在Q0为1时,再来一个CP计数脉冲才翻转,但在Q3为1时不得翻转; 第2页 驱动方程 第2页 2、异步十进制加法计数器 第2页 1、由触发器构成N进制计数器 由触发器组成的N进制计数器的一般分析方法是:对于同步计数器,由于计数脉冲同时接到每个触发器的时钟输入端,因而触发器的状态是否翻转只需由其驱动方程判断。而异步计数器中各触发器的触发脉冲不尽相同,所以触发器的状态是否翻转除了考虑其驱动方程外,还必须考虑其时钟输入端的触发脉冲是否出现。 第2页 例:分析图示计数器为几进制计数器。 第2页 列状态表的过程如下:首先假设计数器的初始状态,如000,并依此根据驱动方程确定J、K的值,然后根据J、K的值确定在CP计数脉冲触发下各触发器的状态。在第1个CP计数脉冲触发下各触发器的状态为001,按照上述步骤反复判断,直到第5个CP计数脉冲时计数器的状态又回到初始状态000。即每来5个计数脉冲计数器状态重复一次,所以该计数器为五进制计数器。 第2页 4位集成同步二进制加法计数器74LS161 ①Cr=0时异步清零。 ②Cr=1、LD=0时同步置数。 ③Cr=LD=1且CP=P=1时,按4位自然二进制码同步计数。 ④Cr=LD=1且CPT·CPP=0时,计数器状态保持不变。 第2页 用集成计数器构成N进制计数器的方法:利用清零端或置数端,让电路跳过某些状态来获得N进制计数器。 用74LS161构成十二进制计数器 将状态1100 反馈到清零端 归零 将状态1011 反馈到清零端 归零 第2页 用异步归零构成十二进制计数器,存在一个极短暂的过渡状态1100。十二进制计数器从状态0000开始计数,计到状态1011时,再来一个CP计数脉冲,电路应该立即归零。然而用异步归零法所得到的十二进制计数器,不是立即归零,而是先转换到状态1100,借助1100的译码使电路归零,随后变为初始状态0000。 第2页 高位片计数到3(0011)时,低位片所计数为16×3=48,之后低位片继续计数到12(1100),与非门输出0,将两片计数器同时清零。 16×16=256 用74LS161构成256进制和60进制计数器 第2页 用74LS161构成8421码60进制和24进制计数器 第2页 集成异步十进制计数器74LS90 引脚排列图 74LS90真值表 第2页 异步计数器一般没有专门的进位信号输出端,通常可以用本级的高位输出信号驱动下一级计数器计数,即采用串行进位方式来扩展容量。 100进制计数器 用74LS161构成N进制计数器

文档评论(0)

little28 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档