- 1、本文档共6页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微型计算机接口复习整理.
微型计算机接口概述1.微处理器:指由一片或几片大规模集成电路组成的中央处理器.2.微型计算机:指以微处理器为基础,配以内存储器以及输入输出接口电路和相应的辅助电路构成的裸机.3.微型计算机系统:指由微处理器配以相应的外围设备及其它专用电路,电源,面板,机架以及足够的软件而构成的系统.4.单片机:把构成一个微型计算机的一些功能部件集成在一块芯片之中的计算机5.微型计算机结构6.主机板结构:微处理器(CPU),储存器(RAM,ROM),输入输出接口,总线(AB,DB,CB)7.IBMPC/AT:80286CPU,ROM与RAM主存,ISA总线8.第一台微处理器:4位微处理器40049.第一台计算机:ENIAC10.微处理器发展历程:8086-8088-80386-奔腾-双核-多核11.三总线AB:传送CPU发出的地址信号,确定被访问的存储器,IO端口DB:CPU与IO端口,存储器之间的数据传送CB:传送控制信号8086微处理器BIU定义:总线接口部件可以通过三总线与外部存储器和输入输出接口交换数据。组成部分:专用寄存器组(4个段寄存器与IP),地址加法器,6字节指令队列,总线控制逻辑(让内部总线与外部三总线相连)PS:8086指令6字节,8088指令4字节EU定义:执行部件负责执行指令。组成部分:算术逻辑部件ALU,标志寄存器,通用寄存器组,执行部件控制电路。BIU与EU的管理BIU和EU可以并行工作,提高CPU效率。(1)BIU监视着指令队列。当指令队列中有2个空字节时,就自动把指令取到队列中。(2)EU执行指令时,从指令队列头部取指令,然后执行。如需访问存储器,则EU向BIU发出请求,由BIU访问存储器。(3)在执行转移、调用、返回指令时,需改变队列中的指令,要等新指令装入队列中后,EU才继续执行指令。(4)当指令队列已满,而且执行部件对总线接口部件又没有总线访问请求时,总线接口部件便进入空闲状态寻址空间:2的20次方,1MB引脚分类:地址总线,数据总线,控制总线,其他引脚地址分时复用AD15-AD0:每个总线周期的开始作为地址总线的低16位,总线周期的其他时间作为数据总线。地址总线时是输出与三态的,数据总线是双向三态的。A19-A16:每个总线周期的开始作为地址总线的高4位,总线的其他周期作为8086的状态信号。地址数据分离方法:用373或8282锁存器模式选择(1)最小方式:由8086提供系统所需要的全部控制信号,用以构成一个单处理器系统.此时MN/MX*线接VCC(高电平). (2)最大方式:系统的总线控制信号由专用的总线控制器8288提供,构成一个多处理机或协处理机系统.此时MN/MX*线接地. (3)在最大模式,DEN信号高电平有效,最小模式低电平有效。7.编程结构通用寄存器:8个16位,8个8位,AX/BX/CX/DX,SI/DI/BP/SP段寄存器:SS/DS/CS/ES专用寄存器:IP/FLAG8.基本时序(1)时钟周期:CPU基本时间计量单位,有计算机主频决定(2)总线周期:BIU完成一次访问存储器或IO操作所需的时间(3)指令周期:计算机完成对一条指令的读取并执行这一指令所用的时间(4)等待周期:在CPU对内存或外设接口进行读写操作时,当被选中进行数据读写的内存或外设接口无法在3个T(时钟周期)内完成数据读写时,就由该内存或外设接口发出一个请求延长总线周期的信号,CPU在接收到该请求情号后,就在T3与T4之间插入—个时钟周期称为等待周期Tw,在Tw期间,总线信号保持不变.9.复位后状态CS:FFFFH其他清零指令队列清零因此重新从FFFF0H处读取第一条指令。10.几个重要引脚的含义高地址是否有效 data enable 是否准备好接受或者发送一个数据 data transmit or receive 正在接受数据还是发送数据 memory or io正在访问的是内存还是外设11.与A0对储存器奇偶的读取BHEAD0总线使用情况0016位数据总线上从偶地址进行字传送01高8位数据总线上进行字节传送(从奇地址开始)10低8位数据总线上进行字节传送(从偶地址开始)11无效因此,从奇地址开始传送一个字需要两个总线周期。12.存储器与IO独立编址,大小不同存储器地址空间为00000-0FFFFFH(1MB)IO地址空间为0000-0FFFFH(64KB)13.8086中断响应周期响应中断需要执行2个中断响应周期。第一个周期中INTA送出一个负脉冲表示设备中断请求被响应第二个周期中INTA送出一个负脉冲,设备检测到后立即发送中断类型码14.80386的内部结构(1)CR寄存器的特殊作用CR0:控制反映机器状态(包括允许保护标志,分页允许控制位)CR1:页面故障线性地址,页面故障中断前访问的最后一个页面的线性地址CR2
您可能关注的文档
最近下载
- 八年级物理上册第二章第四节噪声的危害和控制.pptx VIP
- 13.3-导游的权利义务及执业管理制度(第7版).pptx VIP
- 智能运维在城市轨道交通供电系统的应用-2022.6.10-高剑锋.pdf VIP
- 北斗系统在交通运输行业应用现状及展望.pptx VIP
- 2025(必威体育精装版)国家开放大学电大本科《公共行政学》机考复习资料 .pdf VIP
- 人教版七年级上册《第一单元 生活中的音乐》大单元整体教学设计.docx
- 25春七下人教版生物默写小纸条--默写版.docx
- 【清华附中】小升初分班考真题-语文.doc VIP
- 六西格玛绿带模拟题复习试题.doc VIP
- 11.1概述(政策与法律法规 第五版).pptx VIP
文档评论(0)