《verilogchapter3.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《verilogchapter3

3.2.3 过程赋值语句 过程赋值语句有阻塞性过程赋值语句和非阻塞性过程赋值语句两种形式。 阻塞赋值语句的操作符号为“=”,语法格式是: 变量=表达式; 例如:b= a; 阻塞赋值语句有如下特点: (1)在串行语句块中,各条阻塞赋值语句将按照先后排列顺序依次执行;在并行语句块中的各条阻塞赋值语句则同时执行,没有先后顺序之分; (2)执行阻塞赋值语句的顺序是,先计算等号右端表达式的值,然后立刻将计算的值赋给左边的变量,与仿真时间无关。 * * Microelectronics School Xidian University Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 非阻塞赋值语句的操作符号为“=”, 语法格式是: 变量=表达式。 例如:b= a; 非阻塞赋值语句有如下特点: (1)在串行语句块中,各条非阻塞赋值语句的执行没有先后顺序之分,排在前面的语句不会影响到后面的语句的执行,各条语句并行执行; (2)执行非阻塞赋值语句的顺序是,先计算右端表达式的值,然后等到延时时间结束时,将计算的值赋给左边的变量。 * * Microelectronics School Xidian University Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. * * Microelectronics School Xidian University 例3.2-7:试分析下面两段Verilog HDL程序所描述的电路结构 程序(1) module block1(din,clk,out1,out2); input din,clk; output out1,out2; reg out1,out2; always@(posedge clk) begin out1=din; out2=out1; end endmodule 程序(2) module non_block1 (din,clk,out1,out2); input din,clk; output out1,out2; reg out1,out2; always@(posedge clk) begin out1=din; out2=out1; end endmodule Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 在这两个程序中,基本描述相同,不同的是程序(1)采用了阻塞赋值语句,而程序(2)采用了非阻塞赋值语句。 * * Microelectronics School Xidian University 如果采用阻塞赋值语句描述程序(2)的电路,其Verilog HDL 程序代码是: module block2(din,clk,out1,out2); input din,clk; output out1,out2; reg out1,out2; always@(posedge clk) begin out2=out1; out1=din; end endmodule Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. * * Microelectronics School Xidian University 例3.2-8:试分析下面两段Verilog HDL程序所描述的电路结构 程序(1) module block3(a,b,c,clk,sel,out); input a,b,c,clk,sel; output out; reg out,temp; always@(posedge clk) begin temp=ab; if(sel) out=temp|c; else out=c; end endmodule Evaluation

文档评论(0)

wendan118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档