第三章VHDL基础简析.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3.5 乘法器及其VHDL表述 3.5.7 移位操作符 SLL、SRL、SLA、SRA、ROL、ROR 标识符 移位操作符 移位位数 ; 必须是BIT、BIT_VECTOR、BOOLEAN 逻辑移位,补0 算术移位,补首位 循环移位 3.5 乘法器及其VHDL表述 3.5.7 移位操作符 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 对于乘法操作,操作数是STD_LOGIC_VECTOR时,必须指定是无符号还是有符号。 对于加法操作,操作数是STD_LOGIC_VECTOR时,总是认定为无符号。 同3-15 同3-16 类 型 操作符 功 能 操作数数据类型 算术操作符 + 加 整数 - 减 整数 并置 一维数组 * 乘 整数和实数(包括浮点数) / 除 整数和实数(包括浮点数) MOD 取模 整数 REM 取余 整数 SLL 逻辑左移 BIT或布尔型一维数组 SRL 逻辑右移 BIT或布尔型一维数组 SLA 算术左移 BIT或布尔型一维数组 SRA 算术右移 BIT或布尔型一维数组 ROL 逻辑循环左移 BIT或布尔型一维数组 ROR 逻辑循环右移 BIT或布尔型一维数组 ** 乘方 整数 ABS 取绝对值 整数 类 型 操作符 功 能 操作数数据类型 关系操作符 = 等于 任何数据类型 /= 不等于 任何数据类型 小于 枚举与整数类型,及对应的一维数组 大于 枚举与整数类型,及对应的一维数组 = 小于等于 枚举与整数类型,及对应的一维数组 = 大于等于 枚举与整数类型,及对应的一维数组 逻辑操作符 AND 与 BIT,BOOLEAN,STD_LOGIC OR 或 BIT,BOOLEAN,STD_LOGIC NAND 与非 BIT,BOOLEAN,STD_LOGIC NOR 或非 BIT,BOOLEAN,STD_LOGIC XOR 异或 BIT,BOOLEAN,STD_LOGIC XNOR 异或非 BIT,BOOLEAN,STD_LOGIC NOT 非 BIT,BOOLEAN,STD_LOGIC 符号操作符 + 正 整数 - 负 整数 运算符 优先级 NOT,ABS,** 最高优先级 * ,/ ,MOD, REM +(正号), -(负号) ? + , - , ? SLL, SLA, SRL, SRA, ROL, ROR ? =, /=, , =, , = ? AND, OR, NAND, NOR, XOR, XNOR 最低优先级 严格遵循在基本操作符间操作数是同数据类型。 严格遵循操作数的数据类型必须与操作符所要 求的数据类型完全一致。 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 3.5 乘法器及其VHDL表述 3.5.9 数据类型转换函数 3.5 乘法器及其VHDL表述 3.5.9 数据类型转换函数 3.5 乘法器及其VHDL表述 3.5.9 数据类型转换函数 3.5 乘法器及其VHDL表述 3.5.10 GENERIC参数传递映射语句 GENERIC MAP(类属表) 描述相应元件类属参数间的衔接和传送方式。 用于设计从外部端口改变元件内部参数或结构 规模的元件,称类属元件。 3.5 乘法器及其VHDL表述 3.5.10 GENERIC参数传递映射语句 1. 无符号数据类型(UNSIGNED TYPE) UNSIGNED(1000) VARIABLE var : UNSIGNED(0 TO 10) ; SIGNAL sig : UNSIGNED(5 downto 0) ; 2. 有符号数据类型(SIGNED TYPE) SIGNED(0101) 代表 +5,5 SIGNED(1011) 代表 –5 VARIABLE var :SIGNED(0 TO 10); 3.3 4选1多路选择器及其VHDL描述 3.3

文档评论(0)

ddf55855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档