- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
大学毕业论文多功能数字钟论文
南京大学
毕 业 论 文(设 计)
题 目: 多功能数字钟 摘 要
近年来,科学技术发展飞速,人们的生活质量也不断提高。传统的时钟已经无法满足现代人的生活要求。多功能数字钟无论在形态还是在性能上都改变了原有的风格。
本次设计基于原始的数字钟,在此基础上增加了诸项功能。不仅具备时,分,秒计数功能,另外增加了校时功能,整点报时功能,闹钟功能以及数字跑表功能。设计中采用了EDA技术,使用硬件描述语言Verilog HDL对各大功能模块的逻辑功能进行代码编写。于QuartusII软件环境下,采用层次化设计与模块化设计的方法,由各个功能模块连接建立顶层图,构成基于FPGA的多功能数字钟。
设计实验板的主芯片为EP3C25Q240C8,多功能数字钟由分频器模块,时钟计数模块,校时控制模块,闹钟模块,整点报时与音乐演奏模块,数据选择模块,译码显示模块,按键去抖动模块和数字跑表模块构成。经过程序编译和模块仿真,在实验板上下载验证,该系统可以完成时,分,秒的正常显示,通过按键切换功能模式,进入闹钟时间设定,校时,数字跑表模式。可以手动调整时间,设定闹钟及数字跑表计时。
关键词:FPGA; Verilog HDL; 数字钟;
THE DIGITAL CLOCK WITH STOPWATCH FUCTION
ABSTRACT
In recent years, the rapid development of science technology, quality of life is also rising. Traditional clock has been unable to meet the requirements of modern life. Both in the form of multi-function digital clock or in the performance has changed the original style.
The design is based on the original digital clock, on the basis of it increased various functions. Not only have the time, minutes, seconds count function, also add the function of adjusting time, the whole point timekeeping function, alarm function and digital stopwatch functions. EDA technology used in the design, using Verilog HDL hardware description language for logic functions in major functional modules of code to write. Under Quartus II software environment, using hierarchical design methods and modular design, the top chart established by the various functional modules connecting each other, constitute FPGA-based multifunctional digital clock.
The main system chip of design experiment board is EP3C25Q240C8, multifunctional digital clock is composed of the divider module, the clock counting module, the adjust time control module, the alarm module, the whole point timekeeping and music module, the data selection module, the decoding module, the key to jitter module and digital stopwatch module. After the program compiled and module simulation, download on the breadboard validation, The system can complete hours, minutes, seconds display
您可能关注的文档
- 大学毕业论文成帆贸易公司门户网站设计与实现.doc
- 大学毕业论文承插型键槽式连接钢管高大支模安全专项施工方案.doc
- 大学毕业论文承德高新区发展战略研究 精品.doc
- 大学毕业论文承德高新区发展战略研究.doc
- 大学毕业论文城市表层土壤重金属污染分析大学生数学建模论文.doc
- 大学毕业论文城市表层土壤重金属污染分析数学建模优秀论文.doc
- 大学毕业论文城市给水处理厂工艺设计-课程设计.doc
- 大学毕业论文城市商业中心步行街区的规划与设计.doc
- 大学毕业论文城厢镇特色食用菌产业园区建设方案(初稿).doc
- 大学毕业论文初级中学秋季田径运动会秩序册 精品.doc
- 大学毕业论文多媒体系统在中学课堂应用现状的调查研究论文.doc
- 大学毕业论文多项式的设计报告数据结构课程设计.doc
- 大学毕业论文多节点的zigbee无线传感器网络设计.doc
- 大学毕业论文多网点ups及环境集中监控管理系统解决方案书.doc
- 大学毕业论文儿童成长床设计课程设计.doc
- 大学毕业论文二级斜齿轮减速器课程设计用于带式运输机的展开式二级圆柱齿轮减速器.doc
- 大学毕业论文二级展开式斜齿圆柱齿轮减速器课程设计.doc
- 大学毕业论文二级展开式圆柱直齿轮减速器课程设计说明书.doc
- 大学毕业论文发达地区教师信息素养现状分析与思考—以陇南市为例论文.doc
- 大学毕业论文二轴五档变速器课程设计.doc
文档评论(0)