南京理工大学EDA(Ⅱ)VHDL优秀.pdfVIP

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA(Ⅱ)实验报告 多功能数字时钟设计 姓名: w 学号:9121043301 专业:探测制导与控制技术 学院:电子工程与光电技术学院 时间:2014 年12 月 指导老师:谭雪琴 多功能数字时钟设计 摘要 这是EDA (Ⅱ)的实验报告。本实验通过QUARTUS Ⅱ软件,采用模块化设计思想, 完成一个多功能数字时钟。按照要求,其基本功能有18 小时计时,保持,清零,校正时间, 整点报时等,在此基础上,有加了闹钟(可设置),秒表,和闹钟音乐等附加功能,同时, 为了更加人性化,本文设计了一个控制中心,来统筹设置各个功能,并为时间,闹钟设置时 加入位置闪烁功能。本文的实验电路采用VHDL 语言设计,利用quartus Ⅱ进行相应的设计、 仿真、调试,最后下载到实验箱上进行运行,结果达到预期设计目的,验证了设计的正确性。 关键词 多功能数字时钟 QUARTUS Ⅱ VHDL ABSTRACT This is the EDA ( II ) report of the experiment. This experiment through the QUARTUS II software, uses the modular design thought, the completion of a multi function digital clock. In accordance with the requirements of the basic function of a 18 hour time, maintain, clear, correction time, the whole point timekeeping, on this basis, with the alarm clock (set), stopwatch, alarm clock music and other additional features, at the same time, in order to be human, this paper designed acontrol center, to co-ordinate all function, and for the time, adding position flashing function alarm clock settings. Using VHDL language to design the experimentcircuit in this paper, using the Quartus II to carry on the corresponding design,simulation and debugging, finally downloaded to the experimental box on the run,the results meet the expected design objective, to verify the correctness of the design. KEYWORD Multi Function Digital Clock QUARTUS Ⅱ VHDL 目 录 一、设计要求1 1、基本要求1 2、提高要求1 二、方案论证1 三、各子模块设计原理及其仿真4 3.1.1 分频模块设计4 3.1.2 分频模块仿真图5 3.2.1 计数模块设计6 3.2.2 计时模块仿真图8 3.3.1 闹钟模块10 3.3.2 闹钟模块仿真图11 3.4.1 报时模块12 3.4.2 报时模块仿真图13 3.5.1 显示模块14 显示模块仿真图17 3.5.2 显示选择模块18

文档评论(0)

四月 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档