数字系统设计的工具(实验七).docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字系统设计的工具(实验七).doc

昆明理工大学(EDA)实验报告 实验名称:数字系统设计的工具 实验时间:2014 年 9 月 10 日 专 业: 指导教师: 姓 名: 学 号: 成 绩: 教师签名: 实验目的: 1、学习VHDL语言。 2、学习MAX+PLUSⅡ软件操作中数字电路的文本输入方法,并进行电路编译和仿真过程的学习,掌握Max+PlusII中的Altera库的应用, 调用Max+PlusII中的lpm库元件设计电路 实验内容: 串行总线在空闲时候保持逻辑“1”状态,当需要传送一个字符时,首先会发送一个逻辑“0”的起始位,表示开始发送数据,之后,就逐个发送数据位,奇偶校验位和一个逻辑“1”的停止位。 数据输入data为8位数据。 send信号为发送使能信号,不发送时send为低电平,当有数据等待发送时send由低变高(上升沿),数据进行偶校验,当send由高变低(下降沿),经过偶校验的数据进入发送器进行并串转换,加入起始位和停止位进行串行发送。 clk是时钟信号,当时钟上升沿时发送一位数据。 三、实验操作 (一)、偶校验产生程序 1、建立和编辑一个VHDL源程序 2、保存VHDL源程序 3、编译VHDL项目 4、项目模拟仿真 (二)、发送器程序 1、编写VHDL源程序 2、保存VHDL源程序 3、编译VHDL项目 4、项目模拟仿真 四、实验分析: 本次实验是一个系统综合性实验,考察了基于Max+PlusII的元件设计和调用,同时考察了VHDL文本输入方法。通过对编译后的电路进行仿真,对仿真结果进行分析,使得我们对仿真设计过程有了更好的了解。实验主要实现了运用VHDL把参数从顶层文件中传送到其他层的文件这一重要目标,同时,使得我们对奇偶校验、串行通信数据异步发送电路这两个重要概念有更深层次的了解,通过通用偶校验产生电路与异步发送电路的设计仿真过程,见证了串行通信数据异步发送电路的设计实现过程。 同时,通过此次实验,使得我们对库的理解和调用以及分类有了更深层次的理解。

文档评论(0)

xinshengwencai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5311233133000002

1亿VIP精品文档

相关文档