- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA设计Ⅱ实验报告 ——多功能数字钟设计 学院:电子信息与光电技术学院 学号: 姓名: 指导老师: 完成时间: 摘 要 本实验报告阐述EDA(Ⅱ)实验课程中多功能数字的设计思路及设计过程。设计过程采用层次化设计方法,按功能将多功能数字钟划分为多个模块,以实现数字钟的00:00:00到23:59:59的计时、校时校分、保持清零、整点报时、切换显示及闹钟的功能。其中采用原理图设计各功能模块中的数字逻辑电路,在 QuartusⅡ7.1中完成模块的功能仿真测试,最终将电路下载至EDA实验室的CycloneIII系列芯片中EP3C25F324 芯片中实现数字钟的功能。 关键词:多功能数字钟 层次化 原理图 QuartusⅡ7.1 仿真测试 Abstract This report mainly addressed the method and process of designing the multi-functional digital clock of the EDA experiment. The whole designing progress used the method of hierarchical. According to the functions, the digitial clock was divided into several modules,It realizes the digital clock 00:00:00 to 23:59:59 timing calibration, keeping and clearing,the whole point time keeping and alarming.The functional simulation was completed under the environment of QuartusⅡ7.1. At last, it was download to EP3C25F324 chip of Cyclone to achieve the function of multi-functional digital clock. Keywords:multi-functional digital clock hierarchical schematic diagram QuartusⅡ7.1 simulation 目 录 一、设计要求说明………………………………………………4 二、方案论证……………………………………………………4 三、基础电路子模块设计及仿真 1分频电路………………………………………………………6 2计时电路………………………………………………………10 3使能控制电路…………………………………………………11 4整点报时电路…………………………………………………14 5译码显示电路…………………………………………………15 6 消颤电路………………………………………………………18 7 基础总电路……………………………………………………19 四、闹钟电路子模块设计及仿真 1闹钟设定电路…………………………………………………19 2 校分校时开关复用电路………………………………………20 3 比较电路………………………………………………………22 4 报时复用电路…………………………………………………23 5 显示复用电路…………………………………………………24 6 含闹钟总电路…………………………………………………25 五、程序的下载和调试…………………………………………26 参考文献…………………………………………………………26 附:实验感想 一、设计要求说明 1.设计完成内容 设计一个数字钟,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分、整点报时等功能。 同时在具有基本功能的基础上,增加闹钟功能。 2.设计基础要求: 1)能进行正常的时、分、秒计时功能; 2)分别由六个数码管显示时分秒的计时; 3)开关控制功能: K1是系统的使能开关(K1=0正常工作,K1=1时钟保持不变); K2是系统的清零开关(K2=0正常工作,K2=1时钟的分、秒全清零); K3是计时和闹钟复用的校分开关(K3=0正常工作,K3=1时可以快速校分); K4是计时和闹钟复用的校时开关(K4=0正常工作,K4=1时可以快速校时); K5是计时和闹钟的显示切换开关(K5=0显示正常计时,K5=1时显示闹钟设定); K6是闹钟的开关(K6=0闹钟关闭,K6=1时闹钟打开) 4)使时钟具有整点报时功能(当时钟计到59’53”时开始报时,在59’53”
您可能关注的文档
最近下载
- 天然气长输管道安装施工风险危害清单.docx VIP
- 【国家标准】NBT 31008-2019 海上风电场工程概算定额.pdf VIP
- 2025年通信工程施工企业安全生产三类人员考试(项目负责人·B证)历年参考题库含答案详解(5套).docx VIP
- 1例慢性心功能不全急性加重的护理查房.pptx VIP
- 习题-9-能量代谢与体温.doc VIP
- 四大家鱼养殖技术规范(DB44-T 483-2008).docx VIP
- 下载PDF文件(1429K).PDF VIP
- 科研项目经费报销细则_附件.doc VIP
- 中医治疗心悸课件必威体育精装版完整版本.pptx VIP
- JB∕T 7175.6-2015 滚动直线导轨副 第6部分:额定动载荷和额定寿命.pdf
有哪些信誉好的足球投注网站
文档评论(0)