- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电路实训》课程设计_基于CPLD实验板的多功能数字钟设计__187509699
《数字电路实训》
基于CPLD实验板的多功能数字钟设计
姓 名
学 号
班 级:
指导教师:
基于CPLD实验板的多功能数字钟设计实训报告
一、实训目的:
1、掌握数字电路系统的设计方法和技巧;
2、掌握数字电子钟的分频器、计时器等的设计及应用;
3、掌握VHDL源程序的设计、编译和错误修改;
4、掌握的测试向量文件建立,仿真掌握器件适配的方法,设计的下载,功能测试。
二、实训要求
、 能进行正常的时、分、秒计时功能,分别由个数码管显示24小时、60分钟、60秒钟的计数器显示2、能利用实验系统上的按键实现计时状态下的“校时”与“校分”功能3、能利用蜂鸣器做整点报时4、完成电路设计后,用实验系统下载验证。
附加功能:
1、 能进行闹钟的时、分的设置,分别由个数码管显示24小时、60分钟、60秒钟的闹钟显示2、 能用实验系统上的按键实现闹钟下的“校时”与“校分”功能3、能利用蜂鸣器做闹钟报时设计思路利用VHDL语言编程将实验板上所提供的50MHZ分成1HZ和1HZ两个不同的频率,其中1HZ用来驱动计数器计时,调时和定时器的定时,1000HZ用来驱动动态扫描器。控制器,计时器,定时器,动态显示器和报时器。各个模块的实验板上所提供的50MHZ分成1HZ和1HZ两个不同的频率,其中1HZ用来驱动计数器计时,调时和定时器的定时,1000HZ用来驱动动态扫描器。LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY clk_div IS
PORT(CLK:IN STD_LOGIC;
F10000,F1:OUT STD_LOGIC);
END clk_div;
ARCHITECTURE ONE OF clk_div IS
SIGNAL Q0:INTEGER RANGE 0 TO 2500;
SIGNAL A0:STD_LOGIC:=0;
SIGNAL Q3:INTEGER RANGE 0 TO
SIGNAL A3:STD_LOGIC:=0;
BEGIN
PROCESS(CLK,Q0)
BEGIN
IF(CLKEVENT AND CLK=1) THEN
IF(Q0=2499) THEN
Q0=0;
A0=NOT ;A0;
F10000=A0;
ELSE Q0=Q0+1;F10000=A0;
END IF;
END IF;
END PROCESS;
PROCESS(CLK,Q3)
BEGIN
IF(CLKEVENT AND CLK=1) THEN
IF(Q3 THEN
Q3=0;
A3=NOT A3;
F1=A3;
ELSE Q3=Q3+1;F1=A3;
END IF;
END IF;
END PROCESS;
END;
该分频器有1个输入端和2个输出端
输入端:CLK:接50MHZ
输出端:F1000:输出1000HZ频率
F1:输出1HZ频率library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
entity jishuqi is
port(cht,cmt:in std_logic;
f1clk:in std_logic;
en:in std_logic;
h2,h1:out std_logic_vector(3 downto 0);
m2,m1:out std_logic_vector(3 downto 0);
s2,s1:out std_logic_vector(3 downto 0));
end jishuqi;
architecture one of jishuqi is
signal q0,q1:integer range 0 to 15;
signal q2,q3:integer range 0 to 15;
signal q4,q5:integer range 0 to 15;
signal xm:std_logic;
signal xs:st
您可能关注的文档
- Z3521说明书.doc
- XX银行北京分行数据存储系统解决方案建议书(EMC VNX5300).doc
- Z5218J说明书doc.doc
- ZM液压课程设计_卧式半自动组合机床液压系统及其有关装置设计.doc
- ZAX_8_64系列智能低速球使用说明书.doc
- ZGM型煤立磨磨辊换轴承作业指导书.doc
- ZT9608_Q数字式电缆故障综合探测仪用户手册.doc
- ZH_CMFI型质量流量计安装使用说明书.doc
- ZX_M型监所出入控制管理系统使用维护手册.doc
- _数控车床加工编程典型实例分析.doc
- 《数字通信系统》课程设计_FSK调制通信系统设计.doc
- 《数字通信系统》课程设计说明书_位同步信号提取电路功能模块的设计与建模.doc
- 《数字电子技术基础》课程设计说明书_多功能数字钟的设计仿真与制作.doc
- 《数据仓库与数据挖掘》课程实验指导书.doc
- 《数据库原理》课程设计_仓库管理系统.doc
- 《数字电子技术基础》课程设计说明书_简易电子琴的设计与制作.doc
- 《微机原理及应用》实验指导书__180800525.doc
- 《数据库原理与应用》课程设计报告_仓库管理系统.doc
- 《数据库原理与应用》课程设计报告_图书管理系统.doc
- 《数据库原理与应用》课程设计_影碟出租数据库系统设计与实现.doc
文档评论(0)