DSP原理及应用课程设计_DSP系统设计+按键计数程序设计.docVIP

DSP原理及应用课程设计_DSP系统设计+按键计数程序设计.doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP原理及应用课程设计_DSP系统设计按键计数程序设计

湖南工程学院 课 程 设 计 课程名称 DSP 原 理 及 应 用 课题名称 DSP系统设计+按键计数程序设计 专 业 班 级 学 号 姓 名 LY 指导教师 2011年12月20日 湖南工程学院 课 程 设 计 任 务 书 课程名称 DSP原理及应用 课题名称 DSP系统设计+按键计数程序设计 专业班级 学生姓名 学 号 指导老师 审 批 任务书下达日期 2011年12月20日 任务完成日期 2011年12月31日 设计内容与设计要求 设计内容: 设计一个DSP系统并编写相应程序,内容包括: 系统设计,包括: 电源电路 复位电路 时钟电路 外部存储器总线接口电路(扩充一定容量的外部存储器) 仿真器接口电路 对外部中断1进行中断次数计数,计数结果在8个发光二极管以二进制方式显示。计满256次后从零开始。发光二极管接在DSP的I/O引脚上。 设计要求: 1)确定系统设计方案; 2)进行系统的硬件设计,完成必要的参数计算与元器件选择;绘制电路图(使用protel软件); 3)完成应用程序设计; 主 要 设 计 条 件 CCS IDE开发软件 PROTEL 软件 教材及其它参考书 说 明 书 格 式 课程设计任务书 目录 系统结构框图 各单元硬件设计说明及计算方法 软件设计与说明(包括流程图) 程序清单 总结 参考文献 附录 附录A 系统原理图(protel原理图) 附录B 程序清单 进 度 安 排 设计时间为两周 第一周 星期一、上午:布置课题任务,讲课及课题介绍 下午:借阅有关资料 星期二、确定总体设计方案 星期三、硬件模块方案设计 星期四、软件模块方案设计 星期五、元器件参数计算及选择 第二周 星期一、各硬件模块设计 星期二、各软件模块设计 星期三、各软件模块设计 星期四、写说明书 星期五、上午:写说明书,整理资料 下午:交设计资料,答辩 参 考 文 献 [1]秦永左、杨光.TMS320LF240XDSP原理及应用[M].北京:清华大学出版社 [2] 林容益北京航空航天大学出版社 刘纪红、孙宇舸、 李景华东北大学出版社 岂兴明人民邮电出版社 目 录 第1章 DSP硬件系统设计 1 1.1 系统总框图 1 1.2 各硬件介绍 1 1.2.1 TMS320LF2407主要特点 1 1.2.2 时钟、锁相环 3 1.2.3 电源电路 3 1.2.4 JTAG电路及复位电路 3 1.2.5 输入、输出电路 4 1.2.6 RAM 4 1.3 最小系统原理图 5 第2章 软件设计 6 2.1 程序设计思路 6 2.2 程序流程图 7 2.3 程序清单 7 2.3.1 初始化程序 7 2.3.2 中断服务程序 8 第3章 总结 8 参考文献 10 附 录 11 附录A 系统原理图 11 附录B 程序清单 12 第1章 图1-1 系统结构图 1.2 各硬件介绍 1.2.1 TMS320LF2407主要特点 1.该模块上的资源有32千字FLASH 2.2千字SARAM,544字DARAM,外扩64千字的程序ROM,64千字的数据RAM 3.两个事件管理器EVA和EVB 4.可扩展外部存储器总共192K字空间:64K程序存储器,64K字数据存 5.19位A/D转换器 6.高达40个可单独编程或复用的通用输入/输出引脚GPIO 7.电源管理包括3种低功耗模式 1.2.2 时钟、锁相环 系统采用有源晶振提高系统的稳定性和时钟的准确性,PLL模块使用外用滤波器电路回路来抑制信号抖动和电磁干扰,使信号抖动和干扰最小,其锁相环和晶振电路如下: 图 1-3 锁相环和晶振电路 1.2.3 电源电路 系统采用TPS7333Q进行3.3V电压的转换对最小系统供电,并添加滤波电容。 图1-4 电源电路 1.2.4 JTAG电路及复位电路 JTA

您可能关注的文档

文档评论(0)

yaoyaoba + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档