我的可编程逻辑电路实验报告.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
我的可编程逻辑电路实验报告

2011/6/2 《可编程逻辑器件》实验报告 一、实验目的 1、学习QuartusII的使用,熟练 VHDL语言的编写。 2、根据功能图或者原理图编写程序,并熟悉仿真过程。 二、实验大纲 1、了解74系列各芯片所具有的功能。 2、通过编写VHDL代码来实现74系列部分芯片的电路功能。 三、实验步骤 1、建立一个存放工程的文件夹。(文件夹名不能用中文) 2、输入源程序。 3、文件存盘,存盘文件名应与实体名一致。 4、打开波形仿真器。 5、设置仿真时间区域。 6、存盘波形文件。 7、输入时钟信号节点。 8、编辑输入波形。 9、设置仿真参数。 10、启动仿真器并观察仿真结果。 四、实验内容 实验一·74LS04的VHDL描述 74LS04有六个独立的非门,A为输入端,Y为输出端,且输出的是A的非。其功能图如下: 其VHDL描述代码如下: library ieee; use ieee.std_logic_1164.all; entity ls157 is port (a,b: in std_logic_vector(3 downto 0); g : in std_logic; y : out std_logic_vector(3 downto 0)); end; architecture one of ls157 is begin process(g) begin if g=0 then y=a; else y=b; end if; end process; end architecture one ; 功能仿真如下图: 实验二·74LS08的VHDL描述 74LS08是四单元的二输入与门。A、B为输入端,Y为输出端,且Y=AB。其功能图如下: 其VHDL代码描述如下: library ieee; use ieee.std_logic_1164.all; entity ls08 is port (a,b : in std_logic_vector(3 downto 0); y : out std_logic_vector(3 downto 0)); end; architecture one of ls08 is begin y = a and b; end architecture one ; 实验三·74LS10的VHDL描述 74LS10是三单元的三输入与非门,A、B、C为输入端,Y为输出端,且Y=~(ABC)。其功能图如下: 其VHDL描述代码如下: LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY ls10 IS PORT(a : IN STD_LOGIC_VECTOR(2 DOWNTO 0); b : IN STD_LOGIC_VECTOR(2 DOWNTO 0); c : IN STD_LOGIC_VECTOR(2 DOWNTO 0); y : OUT STD_LOGIC_VECTOR(2 DOWNTO 0)); END; ARCHITECTURE ONE OF ls10 IS BEGIN PROCESS (a,b,c) BEGIN y=not (a and b and c); END PROCESS; END; 功能仿真如下图: 实验四·74LS74的VHDL描述 74LS74是一个两单元的带异步置位、异步清零和保持功能的D触发器,输入端口有SD,CD,CP,D,输出端口有Q,QF,且QF为Q的非。SD和CD控制置位和清零Q端,D为数据输入端,CP为同步脉冲。其功能图如下: 其VHDL描述代码如下: library ieee; use ieee.std_logic_1164.all; entity ls74 is port(d:in std_logic; sd:in std_logic; cd:in std_logic; cp:in std_logic; q:out std_logic; qf:out std_logic); end; architecture one of ls74 is signal a,af:std_logic; signal sc:std_logic_vector(1 downto 0); b

文档评论(0)

yaobanwd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档