DSP与FPGA的SRIO互连设计.pdf

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
DSP与FPGA的SRIO互连设计

SEMICONDUCTOROPTOELECTRONICS Vol.33No.6 Dec.2012      光电技术应用 DSP与FPGA的SRIO互连设计 , , 12 1 12 俞 健 ,周维超 ,刘 坤     ( 中国科学院光电技术研究所,成都 ; 中国科学院研究生院,北京 ) 1. 6102092. 100039 摘 要: 在 DSP+FPGA 的高速 图像处理 系统 中,针 对 系统数 据量 大 、运 算 复 杂 的特点 ,提     出了一种基于 SRIO协议 的 DSP与 FPGA处理器互连 ,并进 一 步使 用 FPGA 中的 MPMC 控 制 器 连接 DDR2SDRAM,实现 了图像处理 系统 内部 处理器的共 享存 储 。该 方 法通 过 在 DSP和 FPGA 上 编程 ,实现 了 协议 中的存储 器映射 / 事务 ( )方 式 的传 输 ,处理器之间 通 过 接 SRIO IO LSU SRIO 口传 输 的数据速 率达到 / 。实验 结果表明 ,该 方 法有 效 地 实现 了处理器之间 数 据稳 定 可 3.125Gbs 靠 的传 输 ,使 系统 内的数据 交换灵活快捷 ,提 高 了 DSP的协 处理能 力 ,很 好 地 满足 了处理 系统实时 性的 需求 。 关键词: ;异构处理器互连;共享存储 SRIO   中图分类号: 文献标识码: 文章编号: ( ) TN914.3 A 1001-5868201206-0902-04     InterconnectionbetweenDSPandFPGABasedonSRIOProtocol                 , , 1 2 1 1 2 , , YU Jian ZHOU Weichao LIU Kun       ( , , , ; 1.InstituteofO ticsandElectronics ChineseAcadem ofSciences Chen du610209 CHN     p       y   g    

文档评论(0)

yaobanwd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档