TEMIC读写模块(JLT100).doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
TEMIC读写模块(JLT100).doc

TEMIC读写模块(JLT100) 简介及使用方法 一、功能简述 JLT1000是用于对TEMIC射频卡进行读写操作的专用模块,具有以下特点和功能: 1、采用模块化硬件设计 将核心芯片与外围电路集成为一个标准模块便于安装和电路设计。 2、安装简便  该模块采用标准32脚DIP封装形式,所以电装时与普通32脚芯片安装方式完全相同。 3、模块标准化 与模块配套提供卡片操作源程序,用户无需进行2次开发。 4、硬件设计标准化 提供与CPU的标准连结图,有助于加速产品开发之进程。 二、管脚定义 16 18 15 CFE 19 14 GND COIL1 20 13 VCC COIL2 21 12 OUTJPUT(INPUT DATA BIT) 22 11 23 10 24 9 25 8 26 7 27 6 28 5 29 4 30 3 31 2 32 1 JLT-1000管脚有6只有意义,其它均可以空接,这6条定义如下: 12脚:OUTPUT(程序中称为INPUT DATA BIT) 主要用于数据传递与主CPU,接CPU的I/O口。 13脚:VCC接正5V电源。 14脚:GND接地。 15脚:CFE与主CPU通讯,接CPU的I/O口。 三、硬件设计图 VCC 13 15 CFE I/Oj COIL120 JLT-1000 CPU COIL221 12 OUTPUT I/Oi 14 GND 四、软件介绍 提供软件可以直接使用,但硬件设计必须与软件保持一致,其关键点在于CFE和INPUT DATA BIF两只管脚的连结,在源程序中CFE连接8051的P1.1口 INPUT DATA BIF连接8051的P1.2口,用户可以按此连结设计硬件,可以另行设计硬件,但必须修改软件中管脚定义语句,例硬件设计CFE接P2.3。 则原语言 CFE EQ U P1.口 可以改为 CFE EQU P2.3即可 TEMIC卡调用函数使用说明 程序名:为jl0.ASM,该程序由汇编编写,应在晶振为11.0592M下运行,该程序使用了8031的定时器T0中资源。 jl0.h为用高级语言C调用jl0.ASM的接口,其中的RR0接口-RR7接

文档评论(0)

ltc111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档