- 1、本文档共11页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Quartus Ⅱ 9.0 使用教程(初级)
Quartus Ⅱ 是Altera公司推出的专业EDA工具,支持原理图输入、硬件描述语言的输入等多种输入方式。硬件描述语言的输入方式是利用类似高级程序的设计方法来设计出数字系统。接下来我们对这种智能的EDA工具进行初步的学习。使大家以后的数字系统设计更加容易上手。
第一步:打开软件
快捷工具栏:提供设置(setting),编译(compile)等快捷方式,方便用户使用,用户也可以在菜单栏的下拉菜单找到相应的选项。
菜单栏:软件所有功能的控制选项都可以在其下拉菜单中找到。
编译及综合的进度栏:编译和综合的时候该窗口可以显示进度,当 显示100%是表示编译或者综合通过。
信息栏:编译或者综合整个过程的详细信息显示窗口,包括编译通过信息和报错信息。
第二步:新建工程(filenew Project Wizard)
1 工程名称:
2添加已有文件(没有已有文件的直接跳过next)
3 选择芯片型号(我们选择MAX3000A系列下的EPM3256AQC208-10芯片)
4 选择仿真,综合工具(第一次实验全部利用quartus做,三项都选None,然后next)
5 工程建立完成(点finish)
第三步:添加文件(filenew VHDL file),新建完成之后要先保存。
第四步:编写程序
3-8译码器的VHDL描述源文件如下:
library ieee;
use ieee.std_logic_1164.all;
entity decoder3_8 is
port( A:in std_logic_vector(2 downto 0);
EN:in std_logic;
Y:out std_logic_vector(7 downto 0));
end decoder3_8;
architecture example_1 of decoder3_8 is
signal sel:std_logic_vector(3 downto 0);
begin
sel=A EN;
with sel select
Y =when 0001,
when 0011,
when 0101,
when 0111,
when 1001,
when 1011,
when 1101,
when 1111,
when others;
end example_1;
然后保存源文件;
第五步:检查语法(点击工具栏的这个按钮(start Analysis synthesis))
点击确定完成语法检查
第六步:(锁定引脚,点击工具栏的(pin planner))
双击location 为您的输入输出配置引脚(见管脚分配表)。
管脚分配表
信 号 实验板引出插孔标注 芯片引脚号 功能 EN P43 69 I/O A2 P76 7 I/O A1 P75 8 I/O A0 P74 9 I/O Y0 P50 37 I/O Y1 P51 36 I/O Y2 P53 34 I/O Y3 P54 33 I/O Y4 P55 31 I/O Y5 P57 28 I/O Y6 P59 26 I/O Y7 P61 24 I/O
第七步:整体编译(工具栏的按钮(start Complilation))
第八步:功能仿真(直接利用quratus进行功能仿真)
将仿真类型设置为功能仿真(settingSimulator Settings下拉Function)
建立一个波形文件:
(newVector Waveform File)
然后导入引脚(双击Name下面空白区域Node Finderlist点击):
(以实现一个与门和或门为例,3-8译码器与以下的设计步骤类似)
接下来设置激励信号(单击选择TimingMultiplied by 1)
设置b信号源的时候类同设置a信号源,最后一步改为Multiplied by 2
然后要先生成仿真需要的网表(工具栏processingGenerate Functional Simulation Netlist)
接
您可能关注的文档
最近下载
- 继续教育《生态文明建设的理论与实践》考试试题及答案.docx VIP
- YMO青少年数学思维27届1-6年级全国总决赛试卷.pdf VIP
- 部编版小学语文四年级下册《古诗三首》《芙蓉楼送辛渐》预习单知识要点梳理.pdf
- 2024-2025学年高考数学一轮复习讲义:指数与指数函数(学生版+解析).pdf VIP
- 罗宾斯组织行为学第18版英文教学课件robbinsjudge_ob18_inppt_04.pptx
- 2024年中考英语热点阅读练习专题2 科学技术(含解析) .pdf VIP
- 质量部QC组年度工作总结暨年工作规划(PPT59页) .ppt
- WPS表格初级试题含答案.doc
- 2024年中考英语时文阅读06(科技与体育).doc VIP
- 2023年内蒙古大学公共课《中国近代史纲要》期末试卷A(有答案).docx VIP
文档评论(0)