嵌入式系统原理与开发 教学课件 作者 范延滨 于忠清 郑立爱编著 Ch7 基于S3C44B0X硬件系统开发.pptVIP

嵌入式系统原理与开发 教学课件 作者 范延滨 于忠清 郑立爱编著 Ch7 基于S3C44B0X硬件系统开发.ppt

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * 7.10 CF卡/ATA接口的设计 1.CF卡 CF卡支持多种接口访问模式,三种模式: 有符合PCMCIA规范的Memory Mapped模式(PC Card Memory模式)和I/O Card模式(PC Card I/O模式); 符合ATA规范的True IDE模式(True IDE模式)。 上电时,OE(9脚)为低电平,CF卡进入True IDE模式,此时引脚OE也叫nATA_SEL; 上电时,OE(9脚)为高电平,CF卡进入PCMCIA模式,即Memory Mapped模式或I/O Card模式。 在True IDE模式下,CF卡与主机通信的信号最少,硬件接口最简单、软件易于实现。 CF卡具备运行(active)、闲置(idle)、待机(standby)、睡眠(sleep)4种工作状态,有ECC自动纠错及自动省电功能。 7.10 CF卡/ATA接口的设计 1.CF卡 外特性 CF卡接口结构如图7. 39所示。 图7. 39:CF卡接口外特性 7.10 CF卡/ATA接口的设计 1.CF卡 CF卡引脚定义(True IDE Mode) 在开发板的设计中,CF卡接口使用了True IDE模式,表7. 56中只给出了True IDE 模式的信号定义。 表7. 56:CF卡接口引脚定义 引脚 符号 说明 1 GND 地。 D00-D15 [注] 在True IDE模式,所有的数据传输使用16bits的D00-D15,所有的寄存器使用8bits的D00-D07。 2-6 D3-D7 数据总线D3~D7。 7 /CS0 输入,低电平有效。在True IDE模式,/CS0是寄存器文件的片选,/CS2是用于选择交替状态寄存器或设备控制寄存器。 8 A10 地址总线A10。 9 /ATA_SEL 输入,低电平有效。使能True IDE模式,在主机端被接地。 10-12 A9-A7 地址总线A9~A7。 13 VCC 电源+5V。 14-20 A6-0 地址总线A6~A0。 A[2:0] 在True IDE模式,只是用了A[2:0],其它的地址线在主机端被接地,用A[2:0]寻址8个寄存器。 21-23 D0-D2 数据总线D0~D2。 24 /IOIS16 输出,低电平有效。在True IDE模式,该信号输出低电平表征一个16bits的数据传输。 7.10 CF卡/ATA接口的设计 1.CF卡 CF卡引脚定义(True IDE Mode) 在开发板的设计中,CF卡接口使用了True IDE模式,表7. 56中只给出了True IDE 模式的信号定义。 表7. 56:CF卡接口引脚定义 引脚 符号 说明 25 /CD2 输入,低电平有效。卡检测信号2。 26 /CD1 输入,低电平有效。卡检测信号1。 /CD1 /CD2 输入,低电平有效。在CF卡中/CD1,/CD2被接地,以便主机判断CF卡是否完全插入。 27-31 D11-D15 数据总线D11~D15。 32 /CS1 输入,低电平有效。在True IDE模式,/CS0是寄存器文件的片选,/CS2是用于选择交替状态寄存器或设备控制寄存器。 33 /VS1 输入,低电平有效。/VS1是电压感知信号。当CF卡/CF+卡使用3.3v电压时,/VS1被接地。/VS2被PCMCIA保留。 34 /IORD 输入,低电平有效。在True IDE模式,非Ultra DMA模式,/IORD是主机产生的I/O读选通信号。由/IORD控制CF卡/CF+卡的I/O数据的读取。 35 /IOWR 输入,低电平有效。在True IDE模式,非Ultra DMA模式,/IOWR是主机产生的I/O写选通信号。由/IOWR控制I/O数据的写入CF卡/CF+卡的寄存器。 36 /WE 输入,低电平有效。在True IDE模式,/WE不被使用,被主机接VCC。 37 IREQ 输入,高电平有效。在True IDE模式,IREQ用高电平向主机提出中断请求。 38 VCC 电源+5V。 7.10 CF卡/ATA接口的设计 1.CF卡 CF卡引脚定义(True IDE Mode) 在开发板的设计中,CF卡接口使用了True IDE模式,表7. 56中只给出了True IDE 模式的信号定义。 表7. 56:CF卡接口引脚定义 引脚 符号 说明 39 CSEL 输入。内部上拉。在True I

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档