用SignalTAP II正确地观察wire和reg.docVIP

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
怎么才能用SignalTAP II正确地观察wire和reg? 下面的一篇文章写得相当好,回答了我很久以来的疑问:即用SignalTAP II不能正确的观察wire信号,其实是综合可能把该信号优化掉了. 其实应该在待观察的wire信号旁边加上/*synthesis keep*/; 而对于reg信号则加上/*synthesis noprune*/ . 转自:/oomusou/archive/2008/10/17/signaltap_ii_reg_wire.html Abstract 撰寫Verilog時,雖然每個module都會先用ModelSim或Quartus II自帶的simulator仿真過,但真的將每個module合併時,一些不可預期的『run-time』問題可能才一一浮現,這時得靠SignalTap II來幫忙debug。 Introduction 使用環境:Quartus II 8.0 + DE2-70 (Cyclone II EP2C70F896C6N) 實際使用SignalTap II時,會發現有些reg與wire可以觀察,有些又無法觀察,在(原創) 如何使用SignalTap II觀察reg值? (IC Design) (Quartus II) (SignalTap II) (Verilog)中,我利用將reg接到top module的方式來觀察reg,雖然可行,但老實說並不是很好的方式。當初有網友發表評論,說這是因為reg被Quartus II優化掉不見了,導致無法使用SignalTap II觀察,本文整理出完整的reg與wire觀察方法。 觀察reg SSignalTapII_register_not_preserve.v / Verilog 6 Description : Demo how to preserve register with SingalTap II 7 Release???? : 10/17/2008 1.0 8 */ 9 10 module SignalTapII_register_not_preserve ( 11 input iCLK, 12 input iRST_N 13 ); 14 15 reg [3:0] cnt; 16 17 always@(posedge iCLK, negedge iRST_N) begin 18 if (!iRST_N) 19 ??? cnt = 4h0; 20 else 21 ??? cnt = cnt + 4h1; 22 end 23 24 endmodule 這是個很簡單的計數器,我故意讓cnt不做output,而想用SignalTap II去觀察cnt這個reg的值。 cnt都是0,顯然不合理,表示SignalTap II無法capture cnt這個reg的值。為什麼會這樣呢? 若我們將SignalTap II拿掉,重新用Quartus II編譯,觀察其compilation report,顯示register為0。 觀察RTL Viewer的合成結果,真的沒有register!! 這證明了一件事情,Quartus II在合成時,發現cnt並沒有需要output,而自動最佳化不合成cnt,導致SignalTap II無法觀察reg,不過有時為了debug方便,我們就是想觀察這種reg,有辦法讓Quartus II暫時不要啟動最佳化嗎? 使用Synthesis Attribute避免最佳化 SignalTapII_register_preserve.v / Verilog 1 /* 2 (C) OOMusou 2008 3 4 Filename??? : SignalTapII_register_preserve.v 5 Compiler??? : Quartus II 8.0 6 Description : Demo how to preserve register in SignalTap II 7 Release???? : 10/17/2008 1.0 8 */ 9 10 module SignalTapII_register_preserve ( 11 input iCLK, 12 input iRST_N 13 ) 14 15 reg [3:0] cnt /*synthesis noprune*/; 16 17 always@(posedge iCLK, negedge iRST_N) begin 18 if (!iRST_N) 19 ??? cnt = 4h0; 20 else 21 ??? cnt = cnt + 4h1; 22 end 23 24 endmodule 15行 reg [3:0] c

您可能关注的文档

文档评论(0)

***** + 关注
实名认证
文档贡献者

本账号下所有文档分享可拿50%收益 欢迎分享

1亿VIP精品文档

相关文档