Altium Designer信号完整性分析.pdfVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Altium Designer信号完整性分析.pdf

信号完整性分析 信号完整性分析 全面介绍Altium Designer 的信号完整性分析功能 V1.0 全面介绍Altium Designer 的信号完整性分析功能 V1.0 1 信号完整性概述 2 信号完整性简介 信号完整性简介 现象一 现象一 在高速数字系统中,由于脉冲上升/下降时间通常在10到几百p秒, 在高速数字系统中,由于脉冲上升/下降时间通常在10到几百p秒, 当受到诸如内连、传输时延和电源噪声等因素的影响,从而造成脉 当受到诸如内连、传输时延和电源噪声等因素的影响,从而造成脉 冲信号失真的现象; 冲信号失真的现象; 现象二 现象二 在自然界中,存在着各种各样频率的微波和电磁干扰源,可能由于 在自然界中,存在着各种各样频率的微波和电磁干扰源,可能由于 很小的差异导致高速系统设计的失败; 很小的差异导致高速系统设计的失败; 现象三 现象三 …………. …………. 如何解决? 如何解决? 在电子产品向高密和高速电路设计方向发展的今天,解决一系列信 在电子产品向高密和高速电路设计方向发展的今天,解决一系列信 号完整性的问题,成为当前每一个电子设计者所必须面对的问题。 号完整性的问题,成为当前每一个电子设计者所必须面对的问题。 业界通常会采用在PCB制板前期,通过信号完整性分析工具尽可能 业界通常会采用在PCB制板前期,通过信号完整性分析工具尽可能 将设计风险降到最低,从而也大大促进了EDA设计工具的发展…… 将设计风险降到最低,从而也大大促进了EDA设计工具的发展…… 3 信号完整性简介 信号完整性简介 信号完整性 (Signal Integrity,简称SI )问题是指高速数字电路中, 信号完整性 (Signal Integrity,简称SI )问题是指高速数字电路中, 脉冲形状畸变而引发的信号失真问题,通常由传输线不阻抗匹配产生 脉冲形状畸变而引发的信号失真问题,通常由传输线不阻抗匹配产生 的问题。而影响阻抗匹配的因素包括信号源的架构、输出阻抗 的问题。而影响阻抗匹配的因素包括信号源的架构、输出阻抗 (output impedance)、走线的特性阻抗、负载端的特性、走线的拓朴 (output impedance)、走线的特性阻抗、负载端的特性、走线的拓朴 (topology)架构等。解决的方式可以采用端接(termination)与调整走 (topology)架构等。解决的方式可以采用端接(termination)与调整走 线拓朴的策略。 线拓朴的策略。 常用的端接方式比较: 常用的端接方式比较: 端接类型 相对成本 信号时延 功率耗费 临界参数 特性 串接方式 低 显著 低 Rs=Z0=R0 良好的DC噪声 并接方式 低 很小 高 R=Z0 功耗太大 Thevenin方式 中 很小 高 R=2 * Z0 大功率CMOS 二极管方式 高 很小 低 无 极限过冲,振铃 RC方式 中 很小

文档评论(0)

kuailexingkong + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档