- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程设计任务书 学生姓名: 专业班级: 指导教师: 工作单位: 题 目: 自动售货机控制系统的设计与仿真 初始条件: 。要求完成的主要任务: 售货机还具有供商家使用的累加卖货额的功能,由数码管显示累加的售出金额。 广泛调研,提出几种可行的方案多方论证,确定设计方案完成仿真。 按规定格式完成报告书。参考文献不少于5篇。 时间安排: 0月日 布置设计任务; 0月日 收集资料并确定设计方案; 0月0~日 设计、 07月日 报告; 0月日 答辩课设答疑/答辩地点:鉴主室 时钟 分频器 控制器 按键 投币 译码 显示 图2-1 系统的组成框图 图2-1可知,该系统主要由分频、控制、译码和显示四个部分构成。当有人需要购买物品时,首先选择所要购买的物品,这时,前两个数码显示管选中商品的单价。之后顾客投币进行购买,后两个数码显示管显示总共投入了多少钱。当按下确认键时,将在系统内部进行比较,比较单价和所投入的金额。若投币金额大于或等于该商品单价时,系统显示成功售出该商品并进行找零,即投币金额与商品单价的差值,然后将售出总额加上这次的物品单价。若投币金额小于该商品单价时,系统显示购买失败,在五秒钟的延迟后退换投币金额,售出总额不变。无论哪种情况,完成后回到初始状态。 系统的运行流程如图2-2 图2-2 总流程图 3 单元模块实现 3.1译码驱动模块 该二进制译码模块有一个输入端和两个输出端,输入端b是一个7位的二进制数,输出端bcd0、bcd1,是两个4位的BCD码。该模块的主要功能是实现将主控模块输出的二进制数(paid、price、change)转换成BCD码,以便输出到七段显示数码器上而显示出来。该模块的原理是将一个7位的二进制数转换成2个4位的BCD码,分别为低4位和高4位。该模块的程序代码如下: Library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity qudong is port( b:in std_logic_vector(6 downto 0); bcd0:out std_logic_vector(3 downto 0); bcd1:out std_logic_vector(3 downto 0)); end qudong; architecture one of qudong is begin process(b) begin case b is when0000000=bcd0=0000;bcd1=0000; when0000101=bcd0=0101;bcd1=0000; when0001010=bcd0=0000;bcd1=0001; when0001111=bcd0=0101;bcd1=0001; when0010100=bcd0=0000;bcd1=0010; when0011001=bcd0=0101;bcd1=0010; when0011110=bcd0=0000;bcd1=0011; when0100011=bcd0=0101;bcd1=0011; when0101000=bcd0=0000;bcd1=0100; when0101101=bcd0=0101;bcd1=0100; when0110010=bcd0=0000;bcd1=0101; when0110111=bcd0=0101;bcd1=0101; when0111100=bcd0=0000;bcd1=0110; when1000001=bcd0=0101;bcd1=0110; when1000110=bcd0=0000;bcd1=0111; when1001011=bcd0=0101;bcd1=0111; when others=null; end case; end process; end one; 相应的例化元件如图3-2: 图3-2 3.2 显示模块 该模块有一个输入端和一个输出端。输入端d是一个4位的BCD码,输出端q是一个7位
您可能关注的文档
最近下载
- 2025党校入党积极分子发展对象考试题库(附答案).docx VIP
- 2025至2030年中国铜件阀门行业发展研究报告.docx
- 机械制造技术基础课程设计说明书.doc VIP
- TB 10751-2018 高速铁路路基工程施工质量验收标准 含2024年修改单(3-1).pdf
- 小学植物种植观察记录表.docx VIP
- 2025全球灯塔网络:改变观念提升数字化转型的影响力和规模白皮书.pdf
- 在TransCAD中如何编译和使用定制的VDF动态链接库.doc VIP
- 汽车式起重机吊装安全专项施工方案.pdf VIP
- 5eDnD_凡戴尔的失落矿坑_模组_中译(二校).pdf VIP
- 高考诗歌的比较鉴赏公开课省名师优质课赛课获奖课件市赛课一等奖课件.pptx VIP
文档评论(0)