- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课 程 设 计 报 告 (理工类) 课程名称: EDA技术 专业班级: 学生学号: 学生姓名: 所属院部: 物电学院 指导教师: 20 11 ——20 12 学年 第 2 学期 设计项目名称: 序列检测器、空调自动状态机的设计 实验地点: 同组学生姓名: 设计成绩: 批改教师: 批改时间: 目 录 一、设计目的和要求 4 1.1课程设计目的 4 1.2课程设计的基本要求 4 二、仪器和设备 5 2.1 EDA开发软件 5 2.2 硬件描述语言VHDL 5 三、设计过程 7 3.1设计的内容和要求 7 3.2设计方法和开发步骤 7 3.2.1总体模块设计 7 3.2.2 具体开发步骤 8 3.3 设计思路 9 3.4设计难点 9 四、设计结果与分析 10 4.1 调试及仿真结果 10 4.2思路问题以及测试结果失败分析 11 4.3 程序简要说明 12 五 总结与体会 15 参考文献 16 一、设计目的和要求 1.1课程设计目的 本课程设计的目的是在掌握 EDA 实验开发系统的初步使用基础上了解 EDA技术,对空调系统进一步了解,掌握其有限状态自动机工作原理。通过本次课程设计更好地巩固和加深对基础知识的理解,学会设计中小型数字系统的方法,独立完成仿真过程,增强理论联系实际的能力,提高电路分析和理解能力。为日后的学习和工作奠定基础。Altera MAX+plus II介绍MAX+plusⅡ(Multiple Array and Programming Logic User System)开发工具是美国Altera公司推出的一种EDA工具,具有灵活高效,使用便捷,易学易用的特点。Altera公司在推出各种CPLD和FPGA的同时也在不断地升级相应的开发工具软件,已从早期的第一代A+plus、第二代MAX+plus发展到目前的第三 代MAX+plus II和第四代Quartus。使用MAX+plus软件,设计者无需精通器件内部的复杂结构,只需熟悉所用的设计输入工具,如硬件描述语言、原理图等进行输入,MAX+plus自动将设计转换成目标文件下载到器件中去。MAX+plus开发系统具有以下特点。多平台系统 MAX+plus的设计输入、处理与校验功能一起提供了全集成化的可编程开发工具,可以加快动态调试,缩短开发周期。开放的界面 MAX+plus可与其它工业标准的设计输入、综合和校验工具链接。具有EDIF,VHDL,Verilog HDL以及其他的网表接口,便于与许多公司的EDA工具接口,包括Cadence,Mentor,Synopsys,Synplicity,Viewlogic等公司提供的EDA工具的接口。模块组合式工具软件MAX+plus具有一个完整的可编程逻辑设计环境,包括设计输入、设计处理、设计校验仿真和下载编程四个模块,设计者可以按设计流程选择工作模块。与结构无关 MAX+plusⅡ支持Altera的Classic、MAX5000、MAX7000、FLEX8000、FLEXlOK等可编程器件系列,提供工业界中唯一真正与结构无关的可编程逻辑设计环境。硬件描述语言 MAX+plusⅡ支持各种HDL硬件设计输入语言,包括VHDL、VerilogHDL和Altera的硬件描述语言HDL。本课程设计主要完成基于 VHDL 的空调系统的设计与实现。VHDL是超高速集成电路硬件描述语言(Very-High-Speed Integrated Circuit Hardware Description Language)。VHDL作为IEEE标准的硬件描述语言和EDA的重要组成部分,经过十几年的发展、应用和完善,以其强大的系统描述能力、规范的程序设计结构、灵活的语言表达风格和多层次的仿真测试手段,在电子设计领域受到普遍的认同和广泛的接受,成为现代EDA领域的首选硬件设计语言。 VHDL的程序结构特点是将一项工程设计,关于用VHDL和原理图输入进行 CPLD/FPGA设计的粗略比较在设计中采用原理图输入的设计方式比较直观。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是 VHDL 系统设计的基本点。VHDL 的特点如下: VHDL支持自上向下和基于库的设计方法,并且支持同步电路、异步电路、现场可编程门阵列器件(FPGA)以及其他随即的电路的设计。 强大的系统硬件描述功能。VHDL具有多层次的设计描述功能,既可描述系统级电路又可描述门级电路。 独立于器件的设计。 支持广泛、易于修改。目前大多数
您可能关注的文档
最近下载
- 中国行业标准 YY 9706.274-2022医用电气设备 第2-74部分:呼吸湿化设备的基本安全和基本性能专用要求.pdf
- 中秋博饼规则.doc VIP
- (人教2024版)英语七年级上册全册语法总复习(知识点+练习) 学生版+解析版_可有哪些信誉好的足球投注网站.pdf VIP
- 机械制图课件断面图.ppt VIP
- 《中外历史纲要(下)》填空.pdf VIP
- 高中政治2024届高考复习《逻辑与思维》真题练习(选择题+主观题)(附参 .pdf VIP
- 2025年咸阳市社区工作者计划招聘412人考试备考题库及答案解析.docx VIP
- 2025-2030中国生物可吸收输尿管支架行业市场发展趋势与前景展望战略研究报告.docx VIP
- 保健品专卖店管理制度.docx VIP
- 2025年高级审计师《高级审计实务》考试题库 .pdf VIP
文档评论(0)