- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本章小结 设计输入(Design Entry)是FPGA设计的第一步,设计输入完成对一个功能的描述。 Xilinx公司的ISE5.x为FPGA设计者提供了原理图(schematic)输入、VHDL/Verilog语言描述、状态图输入、IP核复用等输入方法。Altera公司的QuartusⅡ3.0为FPGA设计者提供了原理图输入,HDL输入、图形设计输入、内存编辑输入等输入方法。 本章小结 由于软件版本不同,相同或者类似名称的输入方法,其操作方法和步骤是不同的。本章介绍的主要内容有: (1)原理图输入是FPGA设计中一个比较直观的输入方法。以一个半加器为例介绍了ISE5.x原理图(schematic)输入方法的操作步骤,以及原理图符号的生成方法。 本章小结 (2)VHDL/Verilog 语言输入是FPGA设计输入的主要手段。以一个D触发器为例介绍了ISE5.x VHDL/Verilog语言描述输入方法的操作步骤,以及ISE5.x的Language Templates (语言模板)的使用方法。 本章小结 (3)状态图输入法用于设计状态机。以一个简单的受控制的三状态计数器的状态机为例,介绍了ISE5.2的StateCAD 设计高效状态机方法与步骤,以及将StateCAD生成的代码加入工程的方法。 本章小结 (4)Xilinx Core Generator采用了Smart IP技术和友好的用户参数设置界面。以一个10进制计数器为例,介绍了在ISE5.2中如何生成IP和使用IP,实现设计。 (5)以一个3分频器介绍了QuartusⅡ3.0的原理图输入和HDL输入方法。 本章小结 掌握Xilinx公司和Altera公司的FPGA器件的输入设计方法是本章的重点。学习中要求了解不同输入设计方法的特点,学习本章给出的输入设计方法例,掌握FPGA器件的原理图输入、VHDL/Verilog语言描述、状态图输入,IP核复用等输入设计方法。 本章小结 注意: Xilinx公司和Altera公司的软件版本不同,相同或者类似名称的输入方法,其操作方法和步骤是不同的。输入方法的熟悉和掌握需要通过大量的设计实例操作,可以结合第8章的应用实例进行学习。 * * FPGA系统设计与实践 本章小结
文档评论(0)