- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机课件:2系统结构1.ppt
通知 下周星期三(16日)课与实验课调换。停课一次。 第二章MCS—51单片机系统结构 外部引脚 内部结构 专用寄存器 内部时钟、振荡器 并行I/O口结构、总线 断电保护、加密和解密 单片机外部引脚及I/O功能 Vcc : 电源正极 Vss : 电源地 XTAL1、XTAL2: 外接晶振、振荡器 EA/Vpp : EA--- 内部或外部程序存储器选择 Vpp--- 编程电压 ALE/PROG : ALE---允许地址锁存信号输出。 PROG---编程脉冲 PSEN : 外部程序存储器选通信号 RET:复位信号端 单片机外部引脚及I/O功能 P0口----(32---39) 低位地址(A7-A0)/数据复用口 P1口----(1------8) I/O口 P2口----(21---28) 高位地址(A15-A8) P3口----(10---17) 多功能口 P3口引脚及I/O功能 P3口----(10---17) 多功能口 串口 : P3.0----RXD P3.1----TXD 中断 : P3.2----INT0 P3.3----INT1 定时 : P3.4----T0 P3.5----T1 读写 : P3.6----WR P3.7----RD 专用寄存器 累加器(A) 寄存器(B) 程序状态字(PSW) 堆栈及堆栈指针(SP)07H 数据指针(DPTR)16位 专用状态寄存器PSW RS0、RS1:工作寄存器组 RS1 RS0 寄存器组 RAM位置 0 0 0 00H—07H 0 1 1 08H---0FH 1 0 2 10H---17H 1 1 3 18H---1FH SP堆栈及堆栈指针 在MCS—51的内部RAM定义一个区域作为堆栈 该区域通过软件确定 堆栈的区域和深度可根据需要来自行决定 数据指针DPTR DPTR数据指针,16位寄存器由两个8位的寄存器:DPH、DPL组成。 作为访问外部数据存储器的地址寄存器,可以访问64K存储器空间。 常用于调用、转移、访问外部数据存储器查表等指令中。 单片机的时钟 时钟电路 时序 2.3 单片机的时钟频率 1.2、4、6、8、12、24、33、40MHZ 时序及有关概念 4)8051定义一个分频周期为一拍(P)两个分频周期为一个状态(S)(时钟周期) 5)8051定义:一个机器周期由包含12个分频周期的6个状态(s)组成。 12MHZ时钟频率 / 12 =1us 6)改变机器周期中的分频个数或时钟个数可以调整指令执行的时间 助记符 机器码 字节数 机器周期 INC A 04H 1 1 ADD A, #data 25H 2 1 INC DPTR 77H 1 2 MOVX A,@DPTR E0H 1 2 第二讲 MCS—51并行口结构、总线、非总线结构 读锁存器内容-修改-写操作 读锁存器内容--修改--写回锁存器 如:ANL P1,A ;逻辑与指令 ORL P2,A ;逻辑或指令 XRL P3,A ;逻辑异或指令 CPL P3.0 ;位取反指令 INC P2 ;增量指令 DEC P2 ;增量指令 DJNZ P3,LOOP ;循环判跳指令 非总线结构(数据 地址 控制)与扩展 AT89c2051、AT89C1051 用单稳触发器74LS123输出不同信号电平复位 I/O口引脚 耗尽型(电阻) 增强型30ma 延迟2个振荡周期 1 0 1 0 1 0 VCC Q 并行口写操作 : 加快引脚跳变过程在S1P1、 S1P2的2个周期内加入一个上拉电阻 A + 三总线结构(数据 地址 控制) A B C RAM / ROM P1 P3 A0-A7 D0-D7 P2 P0 A8-A15 80C51 74LS373 ALE A:地址线 B:数据线 C:命令线 G 2. 数据/地址总线分离电路连接 A
您可能关注的文档
最近下载
- 移动L1认证传输专业试题汇总(含答案).pdf VIP
- (新版)中移动传输专业L1认证考试复习题库-上(单选题汇总).docx VIP
- 计算机专业(基础综合)模拟试卷3(共456题).pdf VIP
- 项目编号szcg2007041645 项目名称2007年度深圳市储备土地管理.doc
- 离婚登记申请受理回执单民法典版(可直接打印).pdf VIP
- 人教五年级数学上册1.2.2 倍数是小数的实际问题和乘法验算 课时训练.doc VIP
- 光伏电站检修规程(行业标准).docx VIP
- (新版)中移动传输专业L1认证考试复习题库-下(多选题汇总).docx VIP
- 基于大概念的初中音乐单元整体教学设计探索.doc VIP
- 《企业经营数据分析》课件.ppt VIP
文档评论(0)